[发明专利]一种POI合路器级联跳变的消除方法在审
申请号: | 201811142335.1 | 申请日: | 2018-09-28 |
公开(公告)号: | CN109376398A | 公开(公告)日: | 2019-02-22 |
发明(设计)人: | 尹桂芳 | 申请(专利权)人: | 安徽蓝麦通信股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京联瑞联丰知识产权代理事务所(普通合伙) 11411 | 代理人: | 苏友娟 |
地址: | 230000 安徽省合肥市蜀山区新*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 跳变 合路器 级联 产品设计 软件仿真 合理性 焊接 和面 保证 | ||
本发明提供一种POI合路器级联跳变的消除方法,包括:采用高性能软件仿真级联仿真,对POI合路器产品整体仿真,以保证产品设计的合理性和面焊接设计,与现有技术相比,本发明具有如下的有益效果:可以将此类跳变现象降低到最小,从而实现彻底解决跳变现象的发生。
技术领域
本发明是一种POI合路器级联跳变的消除方法。
背景技术
目前POI合路器在实现过程中逐渐使用了探针耦合方式,如图1。
将两个或多个滤波通路经过同一个谐振杆与耦合探针进行耦合输出,设定频段1-3为低频到高频逐渐升高,在耦合过程中,由于频段1与频段3(如图2)频率相差较大,耦合过程中会形成一个混合频率f4,此混合频率(f4)会和频段2的频率f2形成相互干扰,造成产品指标跳变,从而影响设计。
发明内容
针对现有技术存在的不足,本发明目的是提供一种POI合路器级联跳变的消除方法,以解决上述背景技术中提出的问题。
为了实现上述目的,本发明是通过如下的技术方案来实现:一种POI合路器级联跳变的消除方法,包括:采用高性能软件仿真级联仿真,对POI合路器产品整体仿真,以保证产品设计的合理性和面焊接设计。
进一步地,具体的讲:从设计方法和产品结构方面将此类跳变现象降低到最小,从而实现彻底解决跳变现象的发生,在结构方面,从公共腔第一级开始,逐级减小单腔大小,以达到功率对公共腔匹配平衡,较小混合互调的影响。
本发明的有益效果:本发明的一种POI合路器级联跳变的消除方法,可以将此类跳变现象降低到最小,从而实现彻底解决跳变现象的发生。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为探针耦合示意图;
图2为耦合过程示意图;
具体实施方式
为使本发明实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体实施方式,进一步阐述本发明。
本发明提供一种技术方案:一种POI合路器级联跳变的消除方法,包括:采用高性能软件仿真级联仿真,对POI合路器产品整体仿真,以保证产品设计的合理性和面焊接设计。
具体的讲:从设计方法和产品结构方面将此类跳变现象降低到最小,从而实现彻底解决跳变现象的发生,在结构方面,从公共腔第一级开始,逐级减小单腔大小,以达到功率对公共腔匹配平衡,较小混合互调的影响。
1、公共腔输出单腔大小取最大值;
2、第二级单腔大小取第一腔大小的85%;
3、第三级单腔大小取第一腔大小的70%;
4、电容和电感避免在前三级加载。
作为本发明的一个实施例:如图2所示,上路f1和下路f3会形成一个混合频率f4,由于f2的频段在f1和f4中间,会导致f2和f4会形成一个干扰,导致f2频段滤波通路出现跳变,从而影响常规电性能指标、互调等指标出现不稳定现象。本发明的一种POI合路器级联跳变的消除方法,可以将此类跳变现象降低到最小,从而实现彻底解决跳变现象的发生。
在仿真过程中,将频段f1先进行仿真,仿真后将f1频率进行固定(设为固定值),然后对f3进行仿真,仿真时,将f3第一级频率设为f1,然后逐渐再进行仿真(前三级完成频率逐渐跳变),此时,完成对f1和f3两路滤波器的仿真。而且此时混合互调最小。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽蓝麦通信股份有限公司,未经安徽蓝麦通信股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811142335.1/2.html,转载请声明来源钻瓜专利网。