[发明专利]像素电路及其控制方法、显示面板、显示装置在审
申请号: | 201811140287.2 | 申请日: | 2018-09-28 |
公开(公告)号: | CN109147676A | 公开(公告)日: | 2019-01-04 |
发明(设计)人: | 朱正勇;赵国华;朱晖 | 申请(专利权)人: | 昆山国显光电有限公司 |
主分类号: | G09G3/3266 | 分类号: | G09G3/3266;G09G3/3233 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 唐清凯 |
地址: | 215300 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 晶体管 驱动电流 像素电路 参考电压 显示面板 显示装置 电源线 电容 电源 发光二极管 电阻压降 均一性 控制端 屏体 发光 | ||
1.一种像素电路,其特征在于,包括:晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、电容C1及发光二极管D1;
所述晶体管T4的控制端用于输入第一扫描信号,所述晶体管T4的第一极分别连接所述晶体管T3的第二极、所述晶体管T1的控制端和所述电容C1的第一极板,所述晶体管T4的第二极连接所述晶体管T7的第二极,用于输入第一参考电压Vref1;
所述晶体管T7的控制端用于输入所述第一扫描信号,所述晶体管T7的第一极分别连接所述发光二极管D1的阳极和所述晶体管T6的第二极,所述发光二极管D1的阴极用于输入第二电源VSS;
所述晶体管T6的控制端用于输入发光控制信号,所述晶体管T6的第一极分别连接所述晶体管T1的第二极和所述晶体管T3的第一极,所述晶体管T3的控制端用于输入第二扫描信号;
所述晶体管T2的控制端用于输入所述第二扫描信号,所述晶体管T2的第一极用于输入数据信号,所述晶体管T2的第二极分别连接所述晶体管T1的第一极、所述晶体管T9的第一极和所述晶体管T5的第二极;
所述晶体管T8的控制端用于输入第三扫描信号,所述晶体管T8的第一极用于输入第二参考电压Vref2,所述晶体管T8的第二极分别连接所述电容C1的第二极板和所述晶体管T9的第二极,所述晶体管T9的控制端用于输入所述发光控制信号;
所述晶体管T5的控制端用于输入所述发光控制信号,所述晶体管T5的第一极用于输入第一电源VDD。
2.根据权利要求1所述的像素电路,其特征在于,所述第一参考电压Vref1的电压值小于所述第二电源VSS的电压值。
3.根据权利要求1所述的像素电路,其特征在于,所述晶体管T1、所述晶体管T2、所述晶体管T3、所述晶体管T4、所述晶体管T5、所述晶体管T6、所述晶体管T7、所述晶体管T8及所述晶体管T9均为P型晶体管或均为N型晶体管。
4.根据权利要求1所述的像素电路,其特征在于,所述晶体管T1、所述晶体管T2、所述晶体管T3、所述晶体管T4、所述晶体管T5、所述晶体管T6、所述晶体管T7、所述晶体管T8及所述晶体管T9为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管以及非晶硅薄膜晶体管中的任一种。
5.一种显示面板,包括阵列排布的多个像素电路,其特征在于,所述像素电路为如权利1-4中任一项所述的像素电路。
6.一种显示装置,其特征在于,包括如权利要求5所述的显示面板。
7.一种像素电路的驱动方法,基于权利要求1-4中任一项所述的像素电路,其特征在于,包括:
初始化阶段,所述第一扫描信号及所述第三扫描信号均为低电平信号,所述第二扫描信号及所述发光控制信号均为高电平信号,所述第一参考电压Vref1用于初始化所述像素电路;
数据写入阶段,所述第二扫描信号及所述第三扫描信号均为低电平信号,所述第一扫描信号及所述发光控制信号均为高电平信号,以使所述数据信号写入所述像素电路;
发光阶段,所述发光控制信号为低电平信号,所述第一扫描信号、所述第二扫描信号及所述第三扫描信号均为高电平信号,以使所述发光二极管发光。
8.根据权利要求7所述的像素电路的驱动方法,其特征在于,在所述初始化阶段,所述第一扫描信号控制所述晶体管T4和所述晶体管T7打开;
所述第一参考电压Vref1通过所述晶体管T4对所述电容C1的第一极板和所述晶体管T1的栅极进行初始化,同时,所述第一参考电压Vref1通过所述晶体管T7对所述发光二极管D1的阳极进行初始化。
9.根据权利要求8所述的像素电路的驱动方法,其特征在于,在所述数据写入阶段,所述第二扫描信号控制所述晶体管T2打开,所述数据信号通过所述晶体管T2写入所述晶体管T1的第一极,以使所述晶体管T1的第一极的电位为Vdata,所述晶体管T1的控制端的电位为Vdata-|Vth|。
10.根据权利要求9所述的像素电路的驱动方法,其特征在于,在所述发光阶段,所述发光控制信号控制所述晶体管T5、所述晶体管T9打开,以使所述第一电源VDD写入所述晶体管T1的第一极和所述电容C1的第二极板,所述晶体管T1的第一极的电位为VDD,所述晶体管T1的控制端的电位为Vdata-|Vth|+VDD-Vref2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山国显光电有限公司,未经昆山国显光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811140287.2/1.html,转载请声明来源钻瓜专利网。