[发明专利]显示装置在审
| 申请号: | 201811138057.2 | 申请日: | 2018-09-28 |
| 公开(公告)号: | CN109584815A | 公开(公告)日: | 2019-04-05 |
| 发明(设计)人: | 郑光哲;金玄俊;金成润;梁贤锡;李斗烈 | 申请(专利权)人: | 三星显示有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36;G09G3/3225 |
| 代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 尹淑梅;刘灿强 |
| 地址: | 韩国京畿*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 像素区域 扫描信号 扫描线 显示装置 扫描级 电路 外围区域 像素 延迟 负载匹配 外部 | ||
1.一种显示装置,所述显示装置包括:
第一像素,位于第一像素区域中并且与第一扫描线结合;
第一扫描级电路,位于所述第一像素区域外部的第一外围区域中,并且被构造为向所述第一扫描线供应第一扫描信号;
第二像素,位于具有比所述第一像素区域的宽度小的宽度的第二像素区域中,并且与第二扫描线结合;
第二扫描级电路,位于所述第二像素区域外部的第二外围区域中,并且被构造为产生第二扫描信号;以及
第一负载匹配单元,分别位于所述第二扫描级电路之间,并且被构造为使所述第二扫描信号延迟并向所述第二扫描线供应所延迟的第二扫描信号。
2.根据权利要求1所述的显示装置,其中,所述第二像素区域的至少一个角具有弯曲形状。
3.根据权利要求1所述的显示装置,其中,位于每条水平线上的所述第二像素的数目在远离所述第一像素区域的方向上减少。
4.根据权利要求1所述的显示装置,其中,所述第一负载匹配单元中的每个第一负载匹配单元包括:
第一延迟图案;以及
第二延迟图案,位于与其上定位有所述第一延迟图案的层不同的层上,其中,绝缘层设置在所述第一延迟图案与所述第二延迟图案之间。
5.根据权利要求4所述的显示装置,其中,所述第一延迟图案包括:
输入端子,结合到所述第二扫描级电路中的对应的第二扫描级电路的输出端子;以及
输出端子,电结合到所述第二扫描线中的对应的第二扫描线。
6.根据权利要求4所述的显示装置,其中,所述第一延迟图案与所述第二延迟图案形成延迟电容器。
7.根据权利要求6所述的显示装置,其中,所述第一负载匹配单元使所述第二扫描信号延迟与所述第一延迟图案和所述第二延迟图案对应的时间常数。
8.根据权利要求7所述的显示装置,其中,所述时间常数随着所述第一外围区域与所述第一负载匹配单元中的对应的第一负载匹配单元之间的距离的增加而增大。
9.根据权利要求1所述的显示装置,其中,所述第二扫描级电路之间的距离比所述第一扫描级电路之间的距离大。
10.根据权利要求1所述的显示装置,所述显示装置还包括:
第三像素,位于与所述第二像素区域间隔开的第三像素区域中,并且与第三扫描线结合;
第三扫描级电路,位于设置在所述第三像素区域外部的第三外围区域中,并且被构造为产生第三扫描信号;以及
第二负载匹配单元,分别位于所述第三扫描级电路之间,并且被构造为使所述第三扫描信号延迟并向所述第三扫描线供应所延迟的第三扫描信号。
11.根据权利要求10所述的显示装置,其中,所述第三像素区域具有比所述第一像素区域的所述宽度小的宽度,并且
其中,位于每条水平线上的所述第三像素的数目在远离所述第一像素区域的方向上减少。
12.根据权利要求10所述的显示装置,其中,所述第三扫描级电路之间的距离比所述第一扫描级电路之间的距离大。
13.根据权利要求10所述的显示装置,其中,所述第二负载匹配单元中的每个第二负载匹配单元包括:
第一延迟图案;以及
第二延迟图案,位于与其上定位有所述第一延迟图案的层不同的层上,所述第二延迟图案被构造为与所述第一延迟图案形成延迟电容器。
14.根据权利要求13所述的显示装置,其中,所述第二负载匹配单元使所述第三扫描信号延迟与所述第一延迟图案和所述第二延迟图案对应的时间常数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星显示有限公司,未经三星显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811138057.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:面板驱动集成电路、显示装置及集成电路
- 下一篇:栅极驱动电路和栅极驱动器





