[发明专利]一种降低LDPC误码平层的方法有效
申请号: | 201811064276.0 | 申请日: | 2018-09-12 |
公开(公告)号: | CN109412611B | 公开(公告)日: | 2022-06-10 |
发明(设计)人: | 龚晖 | 申请(专利权)人: | 珠海妙存科技有限公司 |
主分类号: | H03M13/29 | 分类号: | H03M13/29 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 俞梁清 |
地址: | 519000 广东省珠海市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 降低 ldpc 误码平层 方法 | ||
1.一种降低LDPC误码平层的方法,其特征在于,该方法包括以下步骤:
S100、输入码字进行校验并开始迭代,得到校验结果;
S200、根据校验结果判断是否所有校验式都满足,若是则退出迭代,完成校验,否则执行下一步骤;
S300、判断迭代次数是否等于预设最大迭代次数,若是则继续执行下一步骤,否则执行步骤S100;
S400、判断不满足的校验式个数是否少于预设门限,若是则继续执行下一步骤,否则退出迭代并完成校验;
S500、根据不满足的校验式获取对应的可疑错误比特,将包含所述可疑错误比特的数据执行翻转;
S600、重设迭代次数并返回执行步骤S100;
S700、退出迭代,完成校验。
2.根据权利要求1所述的降低LDPC误码平层的方法,其特征在于,所述步骤S100包括以下步骤:
将输入码字分段,按照分段策略执行分段处理,得到分段数据,其中所述分段策略为对码字以比特为最小单位进行分段,单个分段包含若干比特,其分段数是LDPC子矩阵大小的整数倍;
根据分段数据进行校验,得到每段数据的校验结果。
3.根据权利要求1所述的降低LDPC误码平层的方法,其特征在于,所述步骤S500包括以下步骤:
S501、根据校验结果,得到不满足校验式的分段数据,该分段数据包含的若干信息比特即为可疑错误比特;
S502、将包含可疑错误比特的分段数据按照预设翻转策略执行翻转。
4.根据权利要求3所述的降低LDPC误码平层的方法,其特征在于,所述步骤S502还包括:
将翻转后的分段数据进行CRC校验并开始迭代;
判断所有分段数据的CRC是否正确校验,若是则退出迭代,完成校验,否则继续执行下一步骤;
是否尝试迭代,若是则执行步骤S100,否则执行下一步骤;
判断CRC纠错是否遍历完毕,若是则退出迭代,完成校验,否则返回执行步骤S502。
5.根据权利要求3所述的降低LDPC误码平层的方法,其特征在于,所述翻转策略包括逐比特翻转和逐分段翻转。
6.根据权利要求1所述的降低LDPC误码平层的方法,其特征在于,所述步骤S500包括以下步骤:
根据校验结果检索出不满足的校验式,与其相连接的比特即为可疑的错误比特;
将可疑的错误比特执行翻转。
7.根据权利要求1所述的降低LDPC误码平层的方法,其特征在于,所述预设门限小于10。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海妙存科技有限公司,未经珠海妙存科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811064276.0/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类