[发明专利]一种防静电瓷砖在审
申请号: | 201811053959.6 | 申请日: | 2018-09-11 |
公开(公告)号: | CN109025129A | 公开(公告)日: | 2018-12-18 |
发明(设计)人: | 郁刘军 | 申请(专利权)人: | 江苏永大化工设备有限公司 |
主分类号: | E04F13/075 | 分类号: | E04F13/075;E04F15/08;E04F15/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 225300 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 导电性单元 瓷砖胚体 防静电瓷砖 导电粉料 掺杂二氧化锡 表面电阻 热压成型 体积电阻 侧表面 导电膜 上表面 下表面 瓷砖 印刷 覆盖 | ||
本发明公开了一种防静电瓷砖,包括瓷砖胚体、表层和导电性单元层,其特征在于:所述瓷砖胚体上表面覆盖一层表层,所述瓷砖胚体侧表面及下表面均匀涂有导电性单元层,所述导电性单元层与表层相连通,所述导电性单元层是把碳涂盖、印刷或热压成型的导电膜之一,所述导电性单元层是含有铜、银、钾、镁、镉或铝之中的任意一种,所述表层中包含有一种掺杂二氧化锡材料的导电粉料,所述导电粉料在表层中的添加比例为20‑50wt%,所述瓷砖的表面电阻为106—1012Ω/cm2,体积电阻为106—1010Ω/cm2。
技术领域
本发明涉及一种装潢材料,特别的涉及一种防静电瓷砖。
背景技术
静电现象在信息产业,电子工业、纺织工业,石油化工等工业的生产加工和使用过程中十分普遍。由于一般陶瓷和其他建筑材料电阻率很高,一旦带上静电便很难消除,这些电荷的积聚可能会带来很大的危害;如破坏集成电路、干扰仪器信号、静电放电引起火灾等。椐悉,美国、日本等国仅电子工业每年因静电危害损坏的电子元件就高达几百亿美元,我国近几年也时有因静电引发火灾、爆炸的报道。所以在科技快速发展的今天,迫切需要有效的防静电材料来消除静电带来的危害。
发明内容
本发明针对现有技术中的不足,提供了一种抗静电效果好的防静电瓷砖。
为了解决上述技术问题,本发明通过下述技术方案得以解决 :
一种防静电瓷砖,包括瓷砖胚体、表层和导电性单元层,其特征在于:所述瓷砖胚体上表面覆盖一层表层,所述瓷砖胚体侧表面及下表面均匀涂有导电性单元层,所述导电性单元层与表层相连通。
更进一步的,所述导电性单元层是把碳涂盖、印刷或热压成型的导电膜之一。
更进一步的,所述导电性单元层是含有铜、银、钾、镁、镉或铝之中的任意一种。
更进一步的,所述表层中包含有一种掺杂二氧化锡材料的导电粉料。
更进一步的,所述导电粉料在表层中的添加比例为20-50wt%。
更进一步的,所述瓷砖的表面电阻为106—1012Ω/cm2,体积电阻为106—1010Ω/cm2。
本发明防静电瓷砖的体积电阻可以降低到106—1010Ω/cm2,低于防静电瓷砖表层,可以有效的遮蔽静电,导电性单元不仅可以提高瓷砖本体的导电性,还可以永久性的防止静电。
附图说明
图1为本发明结构示意图。
其中:1瓷砖胚体、2表层、3导电性单元层。
具体实施方式
下面,结合说明书附图及具体实施方式对本发明做进一步描述。
如图1所示,一种防静电瓷砖,包括瓷砖胚体1、表层2和导电性单元层3,其中瓷砖胚体1上表面覆盖一层表层2,瓷砖胚体1侧表面及下表面均匀涂有导电性单元层3,导电性单元层3与表层2相连通。
更进一步的,导电性单元层3是把碳涂盖、印刷或热压成型的导电膜之一。
更进一步的,导电性单元层3是含有铜、银、钾、镁、镉或铝之中的任意一种。
更进一步的,表层2中包含有一种掺杂二氧化锡材料的导电粉料。
更进一步的,导电粉料在表层2中的添加比例为20-50wt%。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏永大化工设备有限公司,未经江苏永大化工设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811053959.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种新型轻质墙面砖
- 下一篇:一种建筑用保温装饰墙板