[发明专利]获取存储模块内部延时阶梯时间的方法及系统有效
申请号: | 201811037346.3 | 申请日: | 2018-09-06 |
公开(公告)号: | CN109286535B | 公开(公告)日: | 2022-04-01 |
发明(设计)人: | 冯杰;张坤 | 申请(专利权)人: | 晶晨半导体(上海)股份有限公司 |
主分类号: | H04L43/0852 | 分类号: | H04L43/0852 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 |
地址: | 201203 上海市浦东新区张江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 获取 存储 模块 内部 延时 阶梯 时间 方法 系统 | ||
1.一种获取存储模块内部延时阶梯时间的方法,所述存储模块包括存储单元和控制单元,所述存储单元根据所述控制单元发送的时钟信号的上升沿向所述控制单元的信号输入接口发送信号;根据所述控制单元的采样时钟的上升沿对所述控制单元的信号输入接口进行采样;其特征在于,所述方法包括下述步骤:
S1.控制所述控制单元在至少两个不同相位下分别向所述存储单元发送时钟信号,并分别对所述控制单元的信号输入接口进行延时处理,获取所述信号输入接口的两个边界;
S2.根据所述信号输入接口的两个边界之间的延时阶梯个数之差以及获取两个边界时对应的所述采样时钟的相位差计算一个所述延时阶梯的延时时间;
所述步骤S1中所述控制单元在至少两个不同相位下分别向所述存储单元发送时钟信号,并分别对所述控制单元的信号输入接口进行延时处理,获取所述信号输入接口的两个边界,包括:
S11.所述控制单元以默认时钟相位向所述存储单元发送时钟信号,对所述信号输入接口进行延时处理;
S12.判断所述信号输入接口的通信状态是否正常,若是,执行步骤S15;若否,累计所述信号输入接口通信异常的次数,执行步骤S13;
S13.获取所述信号输入接口延时阶梯个数,执行步骤S14;
S14.判断所述信号输入接口的通信异常的次数是否小于或等于1:
若是执行步骤S15,
若否则表明找到了所述信号输入接口的两个边界,随后执行步骤S2;
S15.调节所述控制单元发送时钟的相位,对所述信号输入接口进行延时处理,执行步骤S12。
2.根据权利要求1所述的获取存储模块内部延时阶梯时间的方法,其特征在于,在所述步骤S15中调节所述控制单元发送时钟的相位,对所述信号输入接口进行延时处理,包括:
对所述控制单元发送时钟的当前相位进行90度的相移调整,对所述信号输入接口进行延时处理。
3.根据权利要求1所述的获取存储模块内部延时阶梯时间的方法,其特征在于,在所述S2中根据所述信号输入接口的两个边界之间的延时阶梯个数之差计算一个所述延时阶梯的延时时间,包括:
根据所述信号输入接口中任一数据接口的两个边界之间的延时阶梯个数之差,以及获取所述两个边界时对应的所述控制单元发送时钟的两个相位差计算一个所述延时阶梯的延时时间。
4.一种获取存储模块内部单位延时阶梯时间的系统,所述存储模块包括存储单元和控制单元,所述存储单元根据所述控制单元发送的时钟信号的上升沿向所述控制单元的信号输入接口发送信号;根据所述控制单元的采样时钟的上升沿对所述控制单元的信号输入接口进行采样;其特征在于,包括:
处理单元,用于控制所述控制单元在至少两个不同相位下分别向所述存储单元发送时钟信号,并分别对所述控制单元的信号输入接口进行延时处理,获取所述信号输入接口的两个边界;
计算单元,用于根据所述信号输入接口的两个边界之间的延时阶梯个数之差以及获取两个边界时对应的所述采样时钟的相位差计算一个所述延时阶梯的延时时间;
所述处理单元包括:
延迟模块,用于控制所述控制单元以默认时钟相位向所述存储单元发送时钟信号,对所述信号输入接口进行延时处理;
第一判断模块,用于判断所述信号输入接口的通信状态是否正常;
累计模块,用于累计所述信号输入接口通信异常的次数;
获取模块,用于当所述信号输入接口的通信状态异常时,获取所述信号输入接口延时阶梯个数;
第二判断单元,用于判断所述信号输入接口的通信异常的次数是否小于等于1;
调节模块,当所述信号输入接口的通信状态正常,或所述信号输入接口的通信异常的次数是小于或等于1时,所述调节模块用于调节所述控制单元发送时钟的相位,对所述信号输入接口进行延时处理;以及
当所述信号输入接口的通信异常的次数大于1时,所述处理单元获取所述信号输入接口的两个边界。
5.根据权利要求4所述的获取存储模块内部单位延时阶梯时间的系统,其特征在于,所述调节模块用于对所述控制单元发送时钟的当前相位进行90度的相移调整,对所述信号输入接口进行延时处理。
6.根据权利要求4所述的获取存储模块内部单位延时阶梯时间的系统,其特征在于,所述计算单元用于根据所述信号输入接口中任一数据接口的两个边界之间的延时阶梯个数之差,以及获取所述两个边界时对应的所述控制单元发送时钟的两个相位差计算一个所述延时阶梯的延时时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晶晨半导体(上海)股份有限公司,未经晶晨半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811037346.3/1.html,转载请声明来源钻瓜专利网。