[发明专利]双模式电荷泵电路和模式选择电路及采样逻辑容差电路有效
| 申请号: | 201811020698.8 | 申请日: | 2018-09-03 |
| 公开(公告)号: | CN109302179B | 公开(公告)日: | 2022-04-19 |
| 发明(设计)人: | 吴炎辉;杨颂;范麟;邹维;黄波;李杰;兰庶;万天才;刘永光;徐骅;李明剑 | 申请(专利权)人: | 重庆西南集成电路设计有限责任公司;中国电子科技集团公司第二十四研究所 |
| 主分类号: | H03L7/089 | 分类号: | H03L7/089;H03L7/091;H03L7/093 |
| 代理公司: | 重庆市诺兴专利代理事务所(普通合伙) 50239 | 代理人: | 卢玲 |
| 地址: | 401332 重庆*** | 国省代码: | 重庆;50 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 双模 电荷 电路 模式 选择 采样 逻辑 | ||
1.一种双模式电荷泵电路,包括模式选择电路(1)和充放电核心电路(2),其特征在于:
所述模式选择电路(1)用于给电荷泵提供控制逻辑;
所述充放电核心电路(2)受外部寄存器和模式选择电路(1)控制,用于给环路滤波器提供充电电流和放电电流;
所述模式选择电路(1)内设置有D触发器、采样逻辑容差电路(9)、采样逻辑容差延时匹配电路(10)、逻辑处理电路(5)、互补信号产生电路(6)和输出信号产生电路(4);
D触发器分别接收鉴频鉴相器(3)输出的充电控制信号和放电控制信号,输出到输出信号产生电路(4);
采样逻辑容差电路(9)将参考时钟信号进行逻辑容差处理,输出采样逻辑容差时钟信号到逻辑处理电路(5);
采样逻辑容差延时匹配电路(10)对鉴频鉴相器(3)输出的充电控制信号进行逻辑容差延时处理后输出到逻辑处理电路(5);
逻辑处理电路(5)分别接收外部寄存器输出的模式控制信号、鉴频鉴相器(3)输出的充电控制信号和放电控制信号、采样逻辑容差电路(9)输出的时钟信号以及采样逻辑容差延时匹配电路(10)输出的控制信号,进行逻辑处理后,分别输出控制信号到互补信号产生电路(6)和输出信号产生电路(4);
互补信号产生电路(6)受逻辑处理电路(5)的控制,产生互补信号一、二、三输出到充放电核心电路(2);
输出信号产生电路(4)分别接收D触发器输出的信号、鉴频鉴相器(3)输出的放电控制信号和逻辑处理电路(5)输出的控制信号,产生控制信号输出到充放电核心电路(2)。
2.根据权利要求1所述的双模式电荷泵电路,其特征在于:所述电路充放电核心电路,包括充电电流源电路(11)、放电电流源电路(12)、偏差电流源电路(13)、采样保持电路(14)、传输门(15)、电流互换电路(I_swap)、第一、第二充电控制管(MP1、MP2)、第一、第二放电控制管(MN1、MN2)和开关管(MN3);
第一、第二充电控制管(MP1、MP2)的栅极分别接收模式选择电路(1)输出的互补信号一;第一、第二放电控制管(MN1、MN2)的栅极分别接收模式选择电路(1)输出的互补信号三;第一、第二充电控制管(MP1、MP2)的源极同时连接充电电流源电路(11);第一、第二放电控制管(MN1、MN2)的源极同时连接电流互换电路(I_swap)的第一输入端(Icm);第一、第二放电控制管(MN1、MN2)的漏极分别连接第一、第二充电控制管(MP1、MP2)的漏极;并且第二充电控制管(MP2)的漏极同时连接传输门(15)的输入端和开关管(MN3)的漏极以及采样保持电路(14);开关管(MN3)的栅极接收模式选择电路(1)输出的控制信号;
电流互换电路(I_swap)的第二输入端(Idn)同时连接开关管(MN3)的源极和传输门(15)的输出端;
电流互换电路(I_swap)的第一输出端(Inorm)与放电电流源电路(12)连接;电流互换电路(I_swap)的第二输出端(Ioffset)与偏差电流源电路(13)连接;
当模式控制信号为逻辑“1”电平时,传输门(15)处于闭合状态,电流互换电路的第二输出端输出的电流与第二输入端的电流相等,电流互换电路的第一输出端输出的电流与第一输入端的电流相等;当模式控制信号为逻辑“0”电平时,传输门(15)处于断开状态,电流互换电路的第二输出端输出的电流与第一输入端的电流相等,电流互换电路的第一输出端输出的电流与第二输入端的电流相等。
3.根据权利要求2所述的双模式电荷泵电路,其特征在于:所述采样保持电路(14)包括第一、第二控制管(MN4、MP4)、第一、第二电容(CL、CR)和开关;第一、第二控制管(MN4、MP4)的栅极分别接收模式选择电路(1)输出的互补信号二;第一、第二控制管(MN4、MP4)的漏极同时连接第二充电控制管(MP2)的漏极,并通过第一开关(K1)和第一电容(CL)接地;第一、第二控制管(MN4、MP4)的源极同时连接充放电信号输出端(cp_out),并通过第二开关(K2)和第二电容(CR)接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆西南集成电路设计有限责任公司;中国电子科技集团公司第二十四研究所,未经重庆西南集成电路设计有限责任公司;中国电子科技集团公司第二十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811020698.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于倍频器电路的延迟锁定环
- 下一篇:振荡电路





