[发明专利]栅极驱动输出级电路、栅极驱动单元及驱动方法有效
申请号: | 201810978079.3 | 申请日: | 2018-08-24 |
公开(公告)号: | CN109036282B | 公开(公告)日: | 2020-05-22 |
发明(设计)人: | 袁志东;袁粲;李永谦 | 申请(专利权)人: | 合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/3225 | 分类号: | G09G3/3225 |
代理公司: | 北京志霖恒远知识产权代理事务所(普通合伙) 11435 | 代理人: | 郭栋梁 |
地址: | 230012 *** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 输出 电路 单元 方法 | ||
1.一种栅极驱动输出级电路,其特征在于,所述电路包括:
第一控制模块,被配置以将补偿驱动端的起始信号传递到第一节点;
第二控制模块,被配置以在所述第一节点处于有效电平时将第一时钟端的第一时钟信号传递到控制节点;
第一输出模块,被配置以在所述控制节点处于有效电平时将第二时钟端的第二时钟信号传递到第一输出端;
第二输出模块,被配置以在所述控制节点处于有效电平时将第一电源电压端的第一电源电压信号传递到第二输出端。
2.根据权利要求1的所述栅极驱动输出级电路,其特征在于,所述第一控制模块包括:
第一控制晶体管,所述第一控制晶体管的第一极与所述补偿驱动端连接,第二极与所述第一节点连接,被配置以在所述起始信号有效前导通。
3.根据权利要求2的所述栅极驱动输出级电路,其特征在于,第二控制模块包括:
第二控制晶体管,所述第二控制晶体管的栅极与第一节点连接,第一极与所述第一时钟端连接,第二极与所述控制节点连接;
第三控制晶体管,所述第三控制晶体管的栅极与第二节点连接,第一极与所述控制节点连接,第二极与第二电源电压端连接,所述第二节点为第一节点的反向节点。
4.根据权利要求3的所述栅极驱动输出级电路,其特征在于,所述第一输出模块包括:
第一输出晶体管,所述第一输出晶体管的栅极与所述控制节点连接,第一极与所述第二时钟端连接,第二极与所述第一输出端连接;
第二输出晶体管,所述第二输出晶体管栅极与所述第二节点连接,第一极与所述第一输出端连接,第二极与所述第二电源电压端连接。
5.根据权利要求4的所述栅极驱动输出级电路,其特征在于,第二输出模块包括:
第三输出晶体管,所述第三输出晶体管的栅极与所述控制节点连接,第一极与所述第一电源电压端连接,第二极与所述第二输出端连接;
第四输出晶体管,所述第四输出晶体管的栅极与第二节点连接,第一极与所述第二输出端连接,第二极与所述第二电源电压端连接。
6.根据权利要求1-5任一所述的栅极驱动输出级电路,其特征在于,在所述第一时钟信号的一个脉冲区间内,所述第二时钟信号包含两个脉冲。
7.一种栅极驱动单元,其特征在于,包括:
所述权利要求1至6的任一栅极驱动输出级电路;
还包括结构相同的用于帧位移的移位寄存器电路和用于行位移的移位寄存器电路,所述移位寄存器电路包括:
输入模块,被配置以接收来自上一级栅极驱动单元的级联信号,并在所述上一级栅极驱动单元的级联信号的作用下,将第三节点与第一电源电压端的电位拉齐;
复位模块,被配置以接收来自下一级栅极驱动单元的级联信号,并在所述下一级栅极驱动单元的级联信号的作用下进行复位;
反向器模块,第一反向器的两端分别连接所述第三节点和第四节点;
级联输出模块,被配置以在所述第三节点处于有效电平时将第三时钟端的第三时钟信号传递到级联输出端;
其中,用于帧位移的移位寄存器电路的级联输出端连接所述栅极驱动输出级电路的第一控制晶体管的栅极,用于行位移的移位寄存器电路的第三节点和第四节点分别连接所述栅极驱动输出级电路的第一节点和第二节点;
用于行位移的移位寄存器电路的第三时钟端与所述栅极驱动输出级电路的第一时钟端接收相同的时钟信号。
8.根据权利要求7所述的栅极驱动单元,其特征在于,所述输入模块包括:第一输入晶体管,所述第一输入晶体管的栅极与上一级栅极驱动单元的级联输出端连接,第一极与所述第一电源电压端连接,第二极与所述第三节点连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司,未经合肥鑫晟光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810978079.3/1.html,转载请声明来源钻瓜专利网。