[发明专利]数字TR组件接收板卡同步测试系统在审
| 申请号: | 201810968484.7 | 申请日: | 2018-08-23 |
| 公开(公告)号: | CN108983173A | 公开(公告)日: | 2018-12-11 |
| 发明(设计)人: | 阳安源 | 申请(专利权)人: | 四川莱源科技有限公司 |
| 主分类号: | G01S7/40 | 分类号: | G01S7/40 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 610000 四川省*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 接收板 转接板 功分器 同步测试系统 信号源 测试效率 自动同步 准确度 输出端 输入端 测试 应用 | ||
1.数字TR组件接收板卡同步测试系统,其特征在于,包括PC端、FPGA开发板、转接板、接收板卡、功分器和信号源,所述接收板卡设有若干个,所有接收板卡均连接在功分器的输出端,且所有接收板卡均与转接板连接,转接板与FPGA开发板连接,使接收板卡与FPGA开发板信号对接,FPGA开发板还与PC端连接,信号源分别与接收板卡、转接板和功分器的输入端对接,其中:
信号源为接收板卡提供480MHz的采样时钟,为转接板提供1.92GHz的参考时钟,采样时钟和参考时钟同源,同时信号源通过功分器向各接收板卡提供280MHz~470MHz的中频输入信号;
转接板一方面用于接收板卡与FPGA开发板的信号转接,另一方面为FPGA开发板提供240MHz的参考时钟,并为接收板卡提供1.875MHz同步时钟;
FPGA开发板与发送板卡实现基于204B协议的高速数据交换;
PC端用于对FPGA开发板进行芯片配置,并接从接收板卡处传输至的测试信号。
2.根据权利要求1所述的数字TR组件接收板卡同步测试系统,其特征在于,所述FPGA开发板采用VC707型开发板。
3.根据权利要求1所述的数字TR组件接收板卡同步测试系统,其特征在于,所述转接板为FMC-DBF转接板。
4.根据权利要求1或2或3所述的数字TR组件接收板卡同步测试系统,其特征在于,所述接收板卡设有KJ30J接口,FPGA开发板设有FMC接口,转接板分别与FPGA开发板的FMC接口和发送板卡的KJ30J接口对接。
5.根据权利要求1所述的数字TR组件接收板卡同步测试系统,其特征在于,所述接收板卡内设有四个模数转换器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川莱源科技有限公司,未经四川莱源科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810968484.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种随机进化约束的SAR辐射定标方法
- 下一篇:气象雷达综合测试设备





