[发明专利]一种针对嵌入式存储接口数据传输的方法及其系统有效
| 申请号: | 201810949639.2 | 申请日: | 2018-08-20 |
| 公开(公告)号: | CN109189701B | 公开(公告)日: | 2020-12-29 |
| 发明(设计)人: | 周冬华;杨洋 | 申请(专利权)人: | 深圳忆联信息系统有限公司 |
| 主分类号: | G06F13/28 | 分类号: | G06F13/28;G06F13/16 |
| 代理公司: | 深圳市精英专利事务所 44242 | 代理人: | 冯筠 |
| 地址: | 518067 广东省深圳市南山区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 针对 嵌入式 存储 接口 数据传输 方法 及其 系统 | ||
本发明涉及一种针对嵌入式存储接口数据传输的方法及其系统;其中,针对嵌入式存储接口数据传输的方法,包括以下步骤:S1,ALG模块提交请求;S2,将请求压入请求队列中;S3,对接口配置寄存器,接口进行DMA数据传输;S4,判断DMA数据传输是否完成;若是,则进入下步骤;S5,传输模块计算相关信息,并保存在该命令的结束信息中,然后同步和更新队列管理信息;S6,重新进入空闲状态,清理相关寄存器,等待接收新命令,并进行处理。本发明采用接口数据传输的封装化,模块化,进而提高了传输效率,有助于提高存储系统的带宽。
技术领域
本发明涉及固态存储技术领域,更具体地说是指一种针对嵌入式存储接口数据传输的方法及其系统。
背景技术
存储系统中接口数据缓冲区是数据通路上连接主机端和存储系统的模块,它的职责是完成主机端和存储系统的数据传输,包括数据从主机端到存储系统SRAM(写命令)和存储系统SRAM到主机端(读命令)。
数据缓冲区应当是一个独立、封闭的模块,仅需处理数据传输相关的工作:触发数据传输(配置DMA信息),完成数据传输(中断或轮询),以及维护与调用者的交互信息。
但是,在现有技术里,数据缓冲区没有如上述描述的那样模块化,同时因为一些不恰当的同步步骤,导致模块耦合性较大,效率低下。
发明内容
本发明的目的在于克服现有技术的缺陷,提供一种针对嵌入式存储接口数据传输的方法及其系统。
为实现上述目的,本发明采用于下技术方案:
一种针对嵌入式存储接口数据传输的方法,包括以下步骤:
S1,ALG模块提交请求;
S2,将请求压入请求队列中;
S3,对接口配置寄存器,接口进行DMA数据传输;
S4,判断DMA数据传输是否完成;若是,则进入下步骤;
S5,传输模块计算相关信息,并保存在该命令的结束信息中,然后同步和更新队列管理信息;
S6,重新进入空闲状态,清理相关寄存器,等待接收新命令,并进行处理。
其进一步技术方案为:所述S2之后,还包括以下内容:
判断请求队列中是否有新请求;若是,则进入S3。
其进一步技术方案为:所述S4之后,还包括以下内容:DMA数据传输完成,对寄存器状态位置起。
其进一步技术方案为:所述S4之后,还包括以下内容:
判断是否收到Stop命令;若是,则进入S5;若不是,则返回判断请求队列中是否有新请求。
其进一步技术方案为:所述S4之后,还包括以下内容:ALG模块回收请求。
其进一步技术方案为:所述S5之后,还包括以下内容:对ALG模块通知已接收到Stop命令,并告知已完成传输的数据量。
其进一步技术方案为:所述S5之后,还包括以下内容:ALG模块回收剩余请求,并清理无效请求。
一种针对嵌入式存储接口数据传输的系统,包括提交单元,压入单元,配置传输单元,判断单元,计算单元,及清理单元;
所述提交单元,用于ALG模块提交请求;
所述压入单元,用于将请求压入请求队列中;
所述配置传输单元,用于对接口配置寄存器,接口进行DMA数据传输;
所述判断单元,用于判断DMA数据传输是否完成;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司,未经深圳忆联信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810949639.2/2.html,转载请声明来源钻瓜专利网。





