[发明专利]一种多次内插混频环的频率合成电路及其实现方法在审
申请号: | 201810917175.7 | 申请日: | 2018-08-13 |
公开(公告)号: | CN108712171A | 公开(公告)日: | 2018-10-26 |
发明(设计)人: | 梁境锋 | 申请(专利权)人: | 成都能通科技有限公司 |
主分类号: | H03L7/23 | 分类号: | H03L7/23 |
代理公司: | 成都君合集专利代理事务所(普通合伙) 51228 | 代理人: | 张鸣洁 |
地址: | 610000 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 混频电路单元 混频 第一级 主环路 内插 频率合成电路 时钟参考 超低相位噪声 频率合成技术 高低温环境 输出端连接 输入端连接 超宽带 双平衡 细步 谐波 | ||
1.一种多次内插混频环的频率合成电路,其特征在于:包括主环路单元、第一级混频电路单元、时钟参考单元、第二级混频电路单元,所述主环路单元、第一级混频电路单元、第二级混频电路单元分别与时钟参考单元的输出端连接,所述第一级混频电路单元、第二级混频电路单元分别与主环路单元的输入端连接;
所述主环路单元包括依次连接的鉴相器(1)、环路滤波器(2)、VCO(3)、耦合器(4)、开关滤波器组A(5)、放大器A(6)、混频器A(7)、低通滤波器A(8)、放大器B(9)、混频器B(10)、低通滤波器B(11)、放大器C(12),所述放大器C(12)的输出端与鉴相器(1)的输入端相连;
所述时钟参考单元包括依次连接的晶振(13)、功分器A(14)、谐波发生器(15)、功分器B(16);
所述第一级混频电路单元包括集成PLL1(17)、带通滤波器A(18)、混频器C(19)、开关滤波器组B(20),所述带通滤波器A(18)、混频器C(19)、开关滤波器组B(20)以及混频器A(7)依次连接,所述集成PLL1(17)的输出端与混频器C(19)的输入端连接;
所述第二级混频电路单元包括依次连接的带通滤波器B(21)、DDS(22)、集成PLL2(23),所述集成PLL2(23)的输出端与混频器B(10)的输入端连接;
所述功分器A(14)的输出端分别与鉴相器(1)的输入端和集成PLL1(17)的输入端连接;
所述功分器B(16)的输出端分别与带通滤波器B(21)的输入端和带通滤波器A(18)的输入端连接。
2.根据权利要求1所述的一种多次内插混频环的频率合成电路,其特征在于:所述功分器A(14)为集成参数一分三功分器,功分器A(14)输出两路低时钟参考信号,分别连接到主环路单元的鉴相器(1)和第一级混频电路单元的集成PLL1(17);所述功分器B(16)为宽带微带一分二功分器,功分器B(16)输出两路高时钟参考信号,分别连接到第二级混频电路单元的带通滤波器A(18)和第一级混频电路单元的带通滤波器B(21)。
3.根据权利要求2所述的一种多次内插混频环的频率合成电路,其特征在于:所述混频器A(7)为IQ混频器,具有优秀的镜像抑制能力,对有可能出现错所的频率有抑制作用,具有防错所功能;
低通滤波器A(8)为微带低通滤波器,主要滤除混频器A(7)带来的本振、射频信号;
混频器B(10)为双平衡混频器;
低通滤波器B(11)为LC低通滤波器,主要滤除混频器B(10)带来的本振、射频信号;
混频器C(19)为谐波混频器。
4.根据权利要求3所述的一种多次内插混频环的频率合成电路,其特征在于:所述集成PLL1(17)包括第一鉴相器、第一环路滤波器以及第一VCO,集成PLL1(17)为第一鉴相器、第一环路滤波器以及第一VCO集成在一起的芯片,具有整数和小数鉴相功能;所述集成PLL2(23)包括第二鉴相器、第二环路滤波器和第二VCO,集成PLL2(23)为第二鉴相器、第二环路滤波器和第二VCO集成在一起的芯片,具有整数和小数鉴相功能;开关滤波器组A(5)包括多组微带带通滤波器和开关,可以滤除在高低温环境下可能导致整个电路系统出现错所的频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都能通科技有限公司,未经成都能通科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810917175.7/1.html,转载请声明来源钻瓜专利网。