[发明专利]单线传输方法、芯片以及通信系统有效
| 申请号: | 201810744753.1 | 申请日: | 2018-07-09 |
| 公开(公告)号: | CN108897712B | 公开(公告)日: | 2021-04-09 |
| 发明(设计)人: | 李东;杨毓俊 | 申请(专利权)人: | 北京集创北方科技股份有限公司 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42 |
| 代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯 |
| 地址: | 100176 北京市大*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 单线 传输 方法 芯片 以及 通信 系统 | ||
公开了一种单线传输方法、芯片以及通信系统,其中,该单线传输方法包括:通过单线接收X组待传输数据以及位于每组待传输数据之前的触发标志和位于每组待传输数据之后的结束标志,X为大于0的正整数,每组待传输数据由跳变沿的数目来表示;确认所述触发标志;确认所述触发标志之后,对跳变沿进行计数,根据所述计数进行译码,直到接收到结束标志为止,并且每当接收到结束标志之后重新对跳变沿进行计数和译码。数据传输时间更短,提高了数据传输效率。
技术领域
本发明涉及集成电路设计与通信领域,更具体地涉及一种单线传输方法、芯片以及通信系统。
背景技术
现有的通讯接口例如I2C、SPI、SMBUS等均需要至少两条传输线,一条传输数据,另一条传输时钟。若能利用一条传输线实现数据和时钟的传输,则可以减少电路中的引脚数目,避免不同传输线间信号同步化问题或者接收端与发送端之间时钟不同步等问题。图1示出现有的单线传输方法的信号示意图,如图1所示,在起始信号INIT结束之后,当接收端检测到CTRL信号的第一个下降沿时即被使能开始接收数据(如波形ENABLE所示),并根据CTRL信号而对应产生频率(如频率波形所示),同时接收端计数器开始在预设传输时间TCOUN内对CTRL信号的上升沿进行计数。在预设传输时间TCOUN期间出现K个上升沿表示传输的数据为K,K为大于0的正整数。如果传输的数据为0,则在预设传输时间TCOUN内CTRL信号不出现上升沿。
现有技术的传输方法的不足之处在于:不论传输的数据是多少,都需要至少预设传输时间TCOUN的计数时间,当传输的数据较大时,需要增大预设传输时间TCOUN的时间。当传输的数据较小时,仍需等待预设传输时间TCOUN结束才能完成数据传输。会导致现有的传输方法的通用性较差,数据传输效率较低。
发明内容
有鉴于此,本发明的目的在于提供一种单线传输方法以及包含该单线传输方法的芯片以及通信系统,进一步提高数据传输的效率。
根据本发明的一方面提供的一种单线传输方法,包括:通过单线接收X组待传输数据以及位于每组待传输数据之前的触发标志和位于每组待传输数据之后的结束标志,X为大于0的正整数,每组待传输数据由跳变沿的数目来表示;确认所述触发标志;确认所述触发标志之后,对跳变沿进行计数,根据所述计数进行译码,直到接收到结束标志为止,并且每当接收到结束标志之后重新对跳变沿进行计数和译码。
优选地,所述结束标志由持续第一预设时间的高电平或者低电平来表示。
优选地,所述跳变沿包括上升沿、或下降沿、或两者的组合。
优选地,所述X组待传输数据中的第1组待传输数据之前的触发标志前面设有传输起始标志,所述X组待传输数据中的最后一组待传输数据之后的结束标志后面还设有传输完成标志,所述单线传输方法还包括:在接收到所述传输完成标志之后完成对所述X组待传输数据的译码。
优选地,所述传输起始标志由持续第二预设时间的高电平或者低电平来表示;所述传输结束标志由持续第三预设时间的高电平或者低电平来表示。
优选地,所述第1组的待传输数据的触发标志由上升沿或下降沿来表示;所述第2至X组的待传输数据的触发标志由上升沿或下降沿以及之后的第四预设时间的高电平或低电平来表示。
优选地,所述第1至X组的待传输数据的触发标志由上升沿或下降沿以及之后的第四预设时间的高电平或低电平来表示。
优选地,所述第四预设时间小于所述第三预设时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京集创北方科技股份有限公司,未经北京集创北方科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810744753.1/2.html,转载请声明来源钻瓜专利网。





