[发明专利]一种基于异或门的可重构环形振荡器PUF电路有效
申请号: | 201810677599.0 | 申请日: | 2018-06-27 |
公开(公告)号: | CN109167664B | 公开(公告)日: | 2021-03-02 |
发明(设计)人: | 李冰;刘奔;陈帅;陈剑;淡富奎;董乾;刘勇;张林;沈克强;王刚;赵霞 | 申请(专利权)人: | 东南大学 |
主分类号: | H04L9/32 | 分类号: | H04L9/32;H04L9/08 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 徐莹 |
地址: | 214135 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 可重构 环形 振荡器 puf 电路 | ||
1.一种基于异或门的可重构环形振荡器PUF电路,其特征在于,包括PUF延迟模块和末端控制模块,其中PUF延迟模块包括n个串联的延迟单元,所述末端控制模块包括类延迟单元和反馈控制单元;其中,每个延迟单元作为FPGA的一个可配置逻辑模块及均包含由异或门和选择单元组成且结构不同的两个Slice,该两个Slice中异或门根据输入的激励信号进行连线或形成反相器,所述选择单元根据激励信号决定正跳变信号所输入的异或门并形成通路,及由最后的Slice得到单个RO振荡环的输出信号;所述类延迟单元将单个RO振荡环的输出信号作为输入,及输出整个RO振荡环的输出信号;所述反馈控制单元将整个RO振荡环的输出信号和反馈控制信号作为两个输入,处理获得和输出整个RO振荡环的输出信号。
2.根据权利要求1所述基于异或门的可重构环形振荡器PUF电路,其特征在于:所述延迟单元的数量n个根据随机选择的两个RO振荡环的频率差决定。
3.根据权利要求1所述基于异或门的可重构环形振荡器PUF电路,其特征在于:所述延迟单元的数量n个取3。
4.根据权利要求1所述基于异或门的可重构环形振荡器PUF电路,其特征在于:所述延迟单元中每个Slice均包括四个异或门和三个选择单元,其中一个Slice的四个异或门的两个输入端分别连接正跳变信号和激励信号,及选择任意两两异或门的输出端连接至各选择单元的两个输入端,及各选择单元连接激励信号后输出端连接至另一个Slice中任一个异或门的一个输入端;所述另一个Slice中各异或门的另一个输入端连接激励信号,且分别选择两两异或门的输出端连接至两个选择单元的输入端,该两个选择单元分别连接激励信号后输出端连接至剩余一个选择单元的两个输入端,及剩余一个选择单元的输出端连接类延迟单元。
5.根据权利要求1所述基于异或门的可重构环形振荡器PUF电路,其特征在于:所述异或门形成反相器时,全部RO振荡环中反相器的数量为奇数个。
6.根据权利要求1所述基于异或门的可重构环形振荡器PUF电路,其特征在于:所述反馈控制单元采用与门。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810677599.0/1.html,转载请声明来源钻瓜专利网。