[发明专利]半导体装置和追踪数据存储方法在审
| 申请号: | 201810648918.5 | 申请日: | 2018-06-22 |
| 公开(公告)号: | CN109117397A | 公开(公告)日: | 2019-01-01 |
| 发明(设计)人: | 桑原恵一;三桥拓哉 | 申请(专利权)人: | 瑞萨电子株式会社 |
| 主分类号: | G06F13/32 | 分类号: | G06F13/32;G06F13/28 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 欧阳帆 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 追踪 数据存储 半导体装置 开始地址 有效传送 追踪电路 缓冲器 读取 总线访问 未对准 访问 输出 | ||
1.一种半导体装置,包括:
总线;
存储器,耦接到所述总线;
DMA(直接存储器访问)控制器,接收DMA请求并且根据接收到的DMA请求以预定访问单位为基础经由所述总线访问所述存储器;
追踪电路,收集追踪数据并将所述追踪数据存储到追踪缓冲器中;以及
追踪接口,将关于由所述DMA控制器经由所述总线对所述存储器的访问的信息输出到所述追踪电路,
其中,当所述DMA请求指示“读取”时,所述DMA控制器经由所述总线向所述存储器输出读取请求并从所述存储器获得数据,以及,当所述DMA请求指示“写入”时,所述DMA控制器经由所述总线向所述存储器输出写入请求并将数据写入到所述存储器中,
其中,当所述DMA请求指示“读取”时,所述追踪接口将从所述存储器获得的数据、由所述DMA请求指定的开始地址以及从所述存储器获得的所述数据中的有效传送大小输出到所述追踪电路,以及其中,所述追踪电路将从所述存储器获得的数据中从由所述DMA请求指定的所述开始地址起的有效传送大小的量的数据存储到所述追踪缓冲器中。
2.如权利要求1所述的半导体装置,
其中,当所述DMA请求指示“读取”时,所述DMA控制器确定由所述DMA请求指定的所述开始地址是否与以预定访问单位的边界地址匹配,并且,当确定失配时,所述DMA控制器经由所述总线向所述存储器输出包括与所述边界地址对准的地址作为读取开始地址的读取请求,并且从所述存储器获得包括由所述DMA请求指定的范围中的数据的数据,以及
其中,所述追踪接口将由所述DMA请求指定的范围中的数据的数据大小作为有效传送大小输出到所述追踪电路。
3.如权利要求2所述的半导体装置,
其中,所述DMA控制器具有缓冲器,所述缓冲器缓冲读取请求和从所述存储器获得的数据,以及
其中,当由所述DMA请求指定的开始地址与以预定访问单位的所述边界地址不匹配时,所述追踪接口将包括在缓冲的读取请求中的读取开始地址重写为由所述DMA请求指定的开始地址,并且向所述追踪电路输出其中读取开始地址被重写的读取请求和缓冲的数据。
4.如权利要求3所述的半导体装置,其中所述追踪接口将所述有效传送大小添加到读取请求,并将结果输出到所述追踪电路。
5.如权利要求1所述的半导体装置,其中读取请求还包括突发大小和突发长度。
6.如权利要求1所述的半导体装置,
其中,当所述DMA请求指示“写入”时,所述DMA控制器向所述总线输出用于指定具有与预定访问单位对应的数据宽度的数据和数据中的要写入的数据的选通信号、经由所述总线向所述存储器输出包括写入开始地址的写入请求,以及将数据写入到所述存储器中由所述DMA请求指定的开始地址,
其中所述追踪接口还向所述追踪电路输出在输出到所述存储器的数据中的由所述选通信号指定为要写入的数据的数据、由所述DMA请求指定的开始地址以及输出到所述总线的数据中的有效传输大小,以及
其中,所述追踪电路还将从所述追踪接口输出的数据存储到所述追踪缓冲器中。
7.如权利要求6所述的半导体装置,
其中,所述DMA控制器具有缓冲器,所述缓冲器缓冲写入请求和输出到所述总线的数据,以及
其中,所述追踪接口将被指定为缓冲的数据中要写入的数据的数据移位到最高有效位侧或最低有效位侧,并且向所述追踪电路输出移位到最高有效位侧或最低有效位侧的数据和缓冲的写入请求。
8.如权利要求7所述的半导体装置,其中所述追踪电路将移位到最高有效位侧或最低有效位侧的数据中从最高有效位侧或最低有效位侧起的有效传送大小的量的数据存储到所述追踪缓冲器中。
9.如权利要求6所述的半导体装置,其中所述追踪接口将有效传送大小添加到写入请求,并将结果输出到所述追踪电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810648918.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器访问方法及系统
- 下一篇:减少芯片选择的装置、系统及方法





