[发明专利]用于混合定时恢复的装置、系统和方法有效
| 申请号: | 201810635583.3 | 申请日: | 2018-06-20 |
| 公开(公告)号: | CN109104204B | 公开(公告)日: | 2020-09-22 |
| 发明(设计)人: | J·贝洛拉多;M·马罗;吴征 | 申请(专利权)人: | 希捷科技有限公司 |
| 主分类号: | H04B1/16 | 分类号: | H04B1/16;H04J3/06 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 章蕾 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 混合 定时 恢复 装置 系统 方法 | ||
1.一种用于混合定时恢复的装置,包括:
电路,所述电路被配置为:
接收相位控制值信号的第一相位控制值;
生成相位内插器控制信号的第一相位内插器控制信号值;
生成数字内插器控制信号的第一数字内插器控制信号值;
基于所述第一相位内插器控制信号值对时钟信号进行相位内插以产生相移时钟信号;并且
基于所述第一数字内插器信号值对数字样本进行数字内插,以基于所述第一相位控制值产生具有有效相位的相移数字样本,所述数字样本是使用所述相移时钟信号作为采样时钟生成的。
2.根据权利要求1所述的装置,还包括所述电路,所述电路还包括模数转换器(ADC),并且所述ADC被配置为基于所述相移时钟信号对输入信号进行采样以产生包括所述数字样本的数字样本。
3.根据权利要求2所述的装置,还包括所述电路,所述电路进一步被配置为通过逐个周期地将所述相位内插器控制信号朝向当前采样周期的所述相位控制值信号的当前值步移来执行所述相位内插器控制信号的生成。
4.根据权利要求3所述的装置,还包括所述电路,所述电路进一步被配置为通过以下操作来执行所述相位内插器控制信号朝向所述当前相位控制值的所述步移:
确定所述相位内插器控制信号的当前值与所述当前相位控制值之间的差;
对所述差执行误差解包,以产生解包的差;以及
基于相位步长来对所述解包的差执行误差饱和,以产生解包的饱和差;以及
基于所述解包的饱和差和所述相位内插器控制信号的所述当前值来更新所述相位内插器控制信号的当前值。
5.根据权利要求3所述的装置,还包括:
相位内插器,所述相位内插器基于所述相位内插器控制信号来执行所述时钟信号的相位内插以产生所述相移时钟信号;
所述第一相位内插器控制值是基于第二相位控制值生成的,所述第二相位控制值在比其中接收到所述第一相位控制值的第二采样周期早延迟周期的第一采样周期中被接收。
6.根据权利要求3所述的装置,还包括:
缓冲器,所述缓冲器缓冲相位内插器控制信号值达至少一个延迟周期;
数字内插器,所述数字内插器基于所述数字内插器信号来执行由所述ADC生成的数字样本的所述数字内插以产生相移数字样本,所述数字内插器信号是基于当前相位控制值与在比第一当前采样周期早延迟周期的采样周期中生成的相位内插器控制信号值的差生成的。
7.根据权利要求6所述的装置,还包括处理所述相移数字样本的数字接收机,所述数字接收机的逻辑基于所述相移时钟信号计时。
8.根据权利要求1所述的装置,还包括所述数字接收机,所述数字接收机为解码器、滤波器或检测器中的一者。
9.根据权利要求1所述的装置,还包括所述数字接收机,所述数字接收机进一步被配置为生成所述相位控制信号。
10.一种用于混合定时恢复的系统,包括:
定时控制电路,所述定时控制电路被配置为:
接收相位控制信号的第一相位控制值;
基于所述相位控制信号生成相位内插器控制信号;
基于所述相位控制信号生成数字内插器控制信号的第一数字内插器控制信号值;相位内插器,所述相位内插器基于所述相位内插器控制信号对时钟信号进行相位内插以产生相移时钟信号;以及
数字内插器,所述数字内插器基于所述数字内插器信号对数字样本进行数字内插,以产生相移数字样本;基于所述数字内插器控制信号的第一数字内插器控制值对所述数字样本的第一数字样本进行内插,以基于所述第一相位控制值产生具有有效相位的第一相移数字样本,所述数字样本使用所述相移时钟信号作为采样时钟来生成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于希捷科技有限公司,未经希捷科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810635583.3/1.html,转载请声明来源钻瓜专利网。





