[发明专利]时间同步方法、装置、网络设备及计算机可读存储介质有效
申请号: | 201810631978.6 | 申请日: | 2018-06-19 |
公开(公告)号: | CN110620630B | 公开(公告)日: | 2022-04-26 |
发明(设计)人: | 罗俊翔 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 上海晨皓知识产权代理事务所(普通合伙) 31260 | 代理人: | 成丽杰 |
地址: | 518057 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时间 同步 方法 装置 网络设备 计算机 可读 存储 介质 | ||
本发明实施例提供一种时间同步方法、装置、网络设备及计算机可读存储介质,处理器先根据时间同步协议对系统时钟进行时间同步,并在确定系统时钟的时间同步达到稳定状态后,切换由时间同步芯片继续对系统时钟进行时间同步。由于处理器根据时间同步协议进行时间同步的方案具有同步收敛速度快的优点,因此在时间同步的开始使用该方案能够使得本设备与主设备之间的时间偏差快速收敛。由于时间同步芯片会对与主设备间的报文数据进行充分的抑制滤波处理,因此系统时钟的时间同步达到稳定状态后切换由时间同步芯片继续进行时间同步,能够避免网络震荡、干扰噪声等对时间同步结果的影响,从而提升了系统时钟时间同步的同步稳定性和同步精度。
技术领域
本发明涉及通信领域,尤其涉及一种时间同步方法、装置、网络设备及计算机可读存储介质。
背景技术
随着5G(5th Generation,第五代移动通信)网络技术的兴起,以及5G相关应用需求、时钟技术标准的推动,IEEE(Institute of Electrical and Electronics Engineers,电气和电子工程师协会)1588时间同步协议在网络时钟时间同步上起到了重要的作用。作为GPS(Global Positioning System,全球定位系统)时间源的重要备份,1588时钟为整个通讯网络提供高精度的时钟时间同步功能,为网络通讯业务的正常运行提供有力的支撑和保障。
现有技术中可以通过网络设备的CPU运行1588时间同步协议栈,与主设备交互从而实现对系统时钟的同步。不过由于从网络设备端口到CPU的路径时延不确定,因此这种时间同步方案精度不高。而且考虑到CPU的处理能力和处理速度,一般在时戳计算和处理时不做或者只做简单的抑制滤波处理。所以这种方案还具有对网络震荡和噪声干扰敏感,稳定性差的缺陷。
所以,现在亟需提供一种新的时间同步方案以解决现有时间同步方案精度低、稳定性差的问题。
发明内容
本发明实施例提供的时间同步方法、装置、网络设备及计算机可读存储介质,主要解决的技术问题是:提供一种新的时间同步方案,以解决现有时间同步方案精度低、稳定性差的问题。
为解决上述技术问题,本发明实施例提供一种时间同步方法,包括:
处理器根据时间同步协议对系统时钟进行时间同步;
在确定系统时钟的时间同步达到稳定状态时,切换由时间同步芯片继续对系统时钟进行时间同步。
可选地,切换由同步芯片继续对系统时钟进行时间同步包括:
控制系统时钟向时间同步芯片输出时间;
在时间同步芯片锁定系统时钟的时间后,控制时间同步芯片对系统时钟进行时间同步,并停止处理器对系统时钟的时间同步。
可选地,确定系统时钟的时间同步达到稳定状态包括:
确定在连续K次同步检测中,本设备与主设备间的时间偏差Δt小于预设偏差ΔTh的次数达到N次,N与K均为大于0的正整数,且K大于等于N。
可选地,N等于K。
可选地,时间同步协议为网络测量和控制系统的精密时钟同步协议标准PTP。
可选地,控制同步芯片继续对系统时钟进行时间同步之后,还包括:
在同步芯片处于异常状态时,控制处理器继续根据时间同步协议对系统时钟进行时间同步。
本发明实施例还提供一种时间同步装置,包括:
第一同步模块,用于根据时间同步协议对系统时钟进行时间同步;
同步检测模块,用于检测系统时钟的时间同步是否达到稳定状态;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810631978.6/2.html,转载请声明来源钻瓜专利网。