[发明专利]链路均衡参数训练控制电路及方法有效
申请号: | 201810631789.9 | 申请日: | 2018-06-19 |
公开(公告)号: | CN110620618B | 公开(公告)日: | 2022-05-06 |
发明(设计)人: | 蔡虹宇;刘如民;宋海华 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04B10/69 | 分类号: | H04B10/69;H04B10/079 |
代理公司: | 上海晨皓知识产权代理事务所(普通合伙) 31260 | 代理人: | 成丽杰 |
地址: | 518057 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 均衡 参数 训练 控制电路 方法 | ||
本发明实施例提供一种链路均衡参数训练控制电路及方法,通过对高速串行链路接收端所接收到的串行数据的稳定性进行检测;在检测到串行数据不稳定时,则表明当前接收到的串行数据存在震荡,此时可控制高速串行链路的均衡控制模块停止链路均衡参数的训练,避免在串行数据不稳定期间通过训练得到非最优的链路均衡参数,也即避免了高速串行链路不稳定信号对链路均衡参数训练造成的干扰,从而控制链路均衡参数的训练在信号稳定期间进行,以尽可能得到最优链路均衡参数。
技术领域
本发明涉及通信技术领域,尤其涉及一种链路均衡参数训练控制电路及方法。
背景技术
随着电子行业技术的发展,特别是在传输接口的发展,IEEE 1284被USB(Universal Serial Bus,通用串行总线)接口取代,PATA被SATA(Serial ATA)接口取代,PCI(Peripheral Component Interconnect,外设部件互连标准)被PCI-Express取代,都证明了传统并行接口的速度已经达到一个瓶颈了,取而代之的是速度更快的串行接口,于是高速串行链路SerDes技术应运而生,成为了高速串行接口的主流,SerDes接口在光纤通信领域迅速得到广泛应用。
对于高速SerDes,信号的抖动可能会接近或超过一个符号间隔(UI,UnitInterval),需要采用一种称作DFE(Decision Feedback Equalization)的非线性均衡器,通过跟踪过去多个UI的数据来预测当前bit的采样门限,只对信号放大,不对噪声放大,可以有效改善SNR(Signal-Noise Ratio,信噪比),得到的比较理想的结果。但是信道是一个时变的媒介,受如温度、电压和工艺的慢变化等因素的影响,因此需要在高速SerDes每次建链时进行训练,以获得适应信道特征的最优链路均衡参数。
在实际光通讯的相关测试实验中,经常会出现链路所训练的得到链路均衡参数并不是最优的。例如测试使用的测试仪在上电过程中,光信号输出存在振荡,且振荡过程时间很长,高速SerDes在振荡期间训练的链路均衡参数跟正常状态下差距很大,直接导致链路眼图差,甚至会进一步导致出现CRC(Cyclic Redundancy Check循环冗余校验)出错,且自适应功能无法修正。
发明内容
本发明实施例提供的一种链路均衡参数训练控制电路及方法,主要解决的技术问题是:解决现有高速串行链路不稳定信号对链路均衡参数训练造成干扰,导致得不到最优链路均衡参数。
为解决上述技术问题,本发明实施例提供一种链路均衡参数训练控制电路,包括信号稳定检测模块和屏蔽控制模块;
所述信号稳定检测模块用于对高速串行链路接收端所接收到的串行数据的稳定性进行检测;
所述屏蔽控制模块用于在所述信号稳定检测模块检测到所述串行数据不稳定时,控制所述高速串行链路的均衡控制模块停止链路均衡参数的训练。
为解决上述技术问题,本发明实施例还提供一种高速串行链路芯片,包括如上所述的链路均衡参数训练控制电路。
为解决上述技术问题,本发明实施例还提供一种电子设备,包括如上所述的高速串行链路芯片。
为解决上述技术问题,本发明实施例还提供一种链路均衡参数训练控制方法,包括:
对高速串行链路接收端所接收到的串行数据的稳定性进行检测;
在检测到所述串行数据不稳定时,控制停止所述高速串行链路的链路均衡参数的训练。
本发明的有益效果是:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810631789.9/2.html,转载请声明来源钻瓜专利网。