[发明专利]显示装置有效
| 申请号: | 201810598035.8 | 申请日: | 2018-06-11 |
| 公开(公告)号: | CN108803169B | 公开(公告)日: | 2021-08-27 |
| 发明(设计)人: | 陈柏维;黄郁升;李长益 | 申请(专利权)人: | 友达光电股份有限公司 |
| 主分类号: | G02F1/1362 | 分类号: | G02F1/1362;H01Q1/22;H01Q21/30;H01Q7/00;H01Q1/36 |
| 代理公司: | 北京市立康律师事务所 11805 | 代理人: | 梁挥;孟超 |
| 地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 显示装置 | ||
一种显示装置包含多个接收天线单元以及设置于一显示区的多个像素电路。多个接收天线单元包含一第一接收天线单元以及一第二接收天线单元。第一接收天线单元用来提供一第一数据信号至多个像素电路中的至少一第一像素电路。第二接收天线单元用来提供一第二数据信号至多个像素电路中的至少一第二像素电路。第一接收天线单元与第二接收天线单元于至少一方向上部分重叠。
技术领域
本发明是关于一种显示装置,且特别是关于大尺寸且具有高解析度的一种显示装置。
背景技术
随着影音视觉电子产品的需求增加,大尺寸及高解析度显示面板设计为现今面板设计潮流之一。然而,增加像素或显示面板尺寸的同时,需要更长的电路走线,阻值也愈大,因而产生信号失真的问题。并且,当扫描线数目增加时,在同一个画面周期中,每一条扫描线开启像素电路的期间缩短,导致像素充电时间不足,造成数据信号写入时间过短的问题。
发明内容
本发明的一实施方式为一种显示装置。根据本发明一实施例,显示装置包含多个像素电路以及多个接收天线单元。多个像素电路,设置于一显示区。多个接收天线单元包含一第一接收天线单元以及一第二接收天线单元。第一接收天线单元用来提供一第一数据信号至该多个像素电路中的至少一第一像素电路。第二接收天线单元用来提供一第二数据信号至该多个像素电路中的至少一第二像素电路,其中该第一接收天线单元与该第二接收天线单元于至少一方向上部分重叠。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1A为根据本发明一实施例所示一种显示装置的局部示意图;
图1B为根据图1A中所示的显示装置的局部示意图;
图1C为根据图1A中所示的像素群组的示意图;
图1D为根据图1A中所示的次像素群组的示意图;
图2为根据本发明一实施例所示一种显示装置的示意图;
图3为根据本发明一实施例所示一种接收天线单元以及发射天线单元的示意图;
图4为图1D所示次像素群组的局部操作时序图;
图5为图1D所示次像素群组的局部操作时序图;
图6A为根据图3中所示的接收天线单元及发射天线单元的等效电路图;
图6B为根据图3中所示的接收天线单元及发射天线单元的T型等效电路(Tcircuit equivalent model)图;
图7A为根据本发明一实施例所示一种发射线圈以及接收线圈的示意图;
图7B为根据图7A及图6B中所示的频率响应图;
图8A为根据本发明一实施例所示一种发射线圈以及接收线圈的示意图;
图8B为根据图8A及图6B中所示的频率响应图;
图9为根据本发明一实施例所示一种显示装置的示意图;
图10为根据本发明一实施例所示一种接收天线单元的示意图;
图11为根据本发明一实施例所示一种接收天线单元的示意图。
其中,附图标记:
10、20:显示装置
GP1~GPm、GP1’~GPm’:像素群组
SGP11~SGPnm:次像素群组
D1_1~Dm_6、D1_1’~Dm_6’:数据线
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810598035.8/2.html,转载请声明来源钻瓜专利网。





