[发明专利]一种用于硬件电路的冗余演化硬件在审
| 申请号: | 201810508046.2 | 申请日: | 2018-05-24 |
| 公开(公告)号: | CN108520162A | 公开(公告)日: | 2018-09-11 |
| 发明(设计)人: | 薛权利 | 申请(专利权)人: | 郑州东青信息科技有限公司 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50;G06N3/12 |
| 代理公司: | 成都君合集专利代理事务所(普通合伙) 51228 | 代理人: | 张鸣洁 |
| 地址: | 450000 河南省郑州市郑州高*** | 国省代码: | 河南;41 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 可重配置 冗余 算法执行 演化硬件 单元连接 存储单元 硬件电路 演化算法 可切换 | ||
1.一种用于硬件电路的冗余演化硬件,包括算法执行端、可重配置单元、冗余可重配置单元以及存储单元;其特征在于:
所述存储单元与算法执行端、冗余可重配置单元连接,算法执行端与可重配置单元、冗余可重配置单元连接,冗余可重配置单元与可重配置单元连接。
所述算法执行端用于执行演化硬件的演化算法;
所述可重配置单元与冗余可重置单元用于重新配置其自身结构,存储单元用于存储演化算法断点以及可用于冗余可重置单元的演化算法配置数据流;在算法执行端故障、可重配置单元故障或者硬件资源不够用时,冗余可重置单元被启动并被注入存储器中的演化算法配置数据流。
2.根据权利要求1所述的一种用于硬件电路的冗余演化硬件,其特征在于:所述可重配置单元或者冗余可重配置单元采用FPGA器件完成。
3.根据权利要求1或2所述的一种用于硬件电路的冗余演化硬件,其特征在于:所述演化算法包括标准遗传算法、趋向型紧凑遗传算法、协同进化遗传算法或者合作型协同进化遗传算法中的一种或几种。
4.根据权利要求1-3所述的一种用于硬件电路的冗余演化硬件,其特征在于:所述算法执行端中具有参数配置模块用于模拟FPGA的配置时序配置FPGA,FPGA器件配置成被动串行方式或主动串行模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州东青信息科技有限公司,未经郑州东青信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810508046.2/1.html,转载请声明来源钻瓜专利网。





