[发明专利]用于存储器的读取控制装置、读取控制方法和存储器控制器有效
申请号: | 201810456195.9 | 申请日: | 2018-05-14 |
公开(公告)号: | CN108647111B | 公开(公告)日: | 2021-06-11 |
发明(设计)人: | 吴昭逸;乔斌;张志;贲伟建;张明;王琛銮;喻小帆;王敏 | 申请(专利权)人: | 联芸科技(杭州)有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11C29/42 |
代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 范芳茗;张靖琳 |
地址: | 310053 浙江省杭州*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 存储器 读取 控制 装置 方法 控制器 | ||
本发明提供用于存储器的读取控制装置、读取控制方法和存储器控制器。所述用于存储器的读取控制装置包括:DSP固件,用于预存储多个静态电压表;表选取模块,用于根据第一参数从预存储的静态电压表中选择部分静态电压表;表排序模块,用于根据第二参数将选中的静态电压表进行优先级排序;检测电压配置模块,用于按照选中的静态电压表的优先级设置检测电压;读取模块,用于从存储器中读取存储数据;ECC译码电路,用于对存储数据进行译码纠错。本发明通过对静态电压表进行优先级排序以降低读取控制装置重试读取操作的频率,通过缩减静态电压表的数量,使得ECC译码电路只在有限数量的正确的静态电压表中进行轮询,从而提高ECC译码电路的纠错效率。
技术领域
本申请涉及存储器领域,并且更具体地涉及用于存储器的读取控制装置、读取控制方法和存储器控制器。
背景技术
快闪存储器(flash)是一种非易失性的存储器,广泛应用于记忆卡、固态硬盘以及可携式多媒体播放器(portable multimedia players)等电子设备。快闪存储器可分为N0R型快闪存储器和NAND型快闪存储器。
为了保证数据安全,通常在快闪存储器的控制器设置有ECC(Error Checking andCorrection)译码电路,用于数据恢复和纠错处理。ECC译码电路设置在快闪存储器的控制端,在数据写入阶段,将基于原始数据编码产生编码数据存储到快闪存储器中,在数据读取阶段,使用纠错码(ECC)纠正一定数量的错误数据比特得到原始数据。通过ECC译码电路能够降低快闪存储器的误码率以及提高产品良率。
然而,随着快闪存储器的制程不断缩短,RBER(Raw Bit Error Rate)一直上升。而且当快闪存储器的使用年限增加时,快闪存储器的各种工作状态也在不断地发生变化,导致读取操作错误概率也大大增加。这是ECC译码电路的纠错效率就变得极为重要。
发明内容
有鉴于此,本发明提供一种应用于存储器的读取控制装置和读取控制方法,通过对静态电压表进行缩减和优先级排序,使得ECC译码电路能够提高纠错效率。
根据本发明的第一方面,提供一种用于存储器的读取控制装置,包括:
DSP固件,用于预存储多个静态电压表;
表选取模块,用于根据第一参数从所述预存储的静态电压表中选择部分静态电压表,所述第一参数表示存储器当前的工作状态;
表排序模块,用于根据第二参数将选中的静态电压表进行优先级排序,所述第二参数表示ECC译码电路的反馈结果;
检测电压配置模块,用于按照选中的静态电压表的优先级设置检测电压;
读取模块,用于从所述存储器中读取存储数据;
ECC译码电路,用于对存储数据进行译码纠错。
优选地,所述ECC译码模块按照按照选中的静态电压表的优先级顺序进行多次的数据读取和译码纠错。
优选地,所述检测电压配置模块按照优先级从高到低的顺序从选中的静态电压表中读取默认检测电压和偏移量,生成所述检测电压。
优选地,所述第一参数包括以下参数中的至少一种:
抹除次数、读取次数、剩余时间、读取未写满的存储页或存储块、擦除未写满的存储页或存储块和跨电压或温度进行读写。
优选地,所述第二参数包括症状权重/错误比特数。
优选地,所述存储器为闪存。
根据本发明的第二方面,提供一种用于存储器的读取控制方法,包括:
根据第一参数从预存储的静态电压表中选择部分静态电压表,所述第一参数表示存储器的工作状态;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联芸科技(杭州)有限公司,未经联芸科技(杭州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810456195.9/2.html,转载请声明来源钻瓜专利网。