[发明专利]乘法-累加"0"数据门控在审
| 申请号: | 201810394033.7 | 申请日: | 2018-04-27 |
| 公开(公告)号: | CN108805793A | 公开(公告)日: | 2018-11-13 |
| 发明(设计)人: | Y·法伊斯;T·巴昂;J·苏巴格;J·德赖弗斯;L·法伊维谢夫斯基;M·比哈尔;A·布莱韦斯;G·雅各布;G·列伊博维奇;I·本-阿瑞;G·莱夫秦;E·雅寇壁 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06T1/20 | 分类号: | G06T1/20;G06F9/38;G06F9/50;G06N3/04;G06N3/08 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 何焜;张欣 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 乘法 累加 数据门 乘法单元 累加单元 硬件逻辑 门控 响应 申请 | ||
1.一种装置,包括:
多个执行单元;以及
逻辑,至少部分地包括硬件逻辑,用于:
响应于值为零的输入,门控乘法单元或累加单元中的至少一个。
2.如权利要求1所述的装置,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
接收第一操作数和第二操作数。
3.如权利要求2所述的装置,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为零时不产生输出。
4.如权利要求2所述的装置,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为一时绕过所述乘法单元。
5.如权利要求2所述的装置,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为负一时对所述第二操作数求反并且绕过所述乘法器。
6.如权利要求2所述的装置,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为二的幂时绕过所述乘法单元并且使用移位寄存器。
7.如权利要求2所述的装置,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数的值在零的阈值内时将所述第一操作数或所述第二操作数中的至少一个视为零。
8.如权利要求7所述的装置,其特征在于,进一步包括驱动器,所述驱动器包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数的值在二的幂的阈值内时将所述第一操作数或所述第二操作数中的至少一个视为二的幂。
9.如权利要求8所述的装置,其特征在于,进一步包括线程调度器,所述线程调度器包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
将输入向量分成多个段;以及
使用所述多个段执行点积。
10.如权利要求1所述的装置,其特征在于,所述多个执行单元在单个集成电路上。
11.一种电子设备,包括:
处理器,具有多个执行单元;以及
逻辑,至少部分地包括硬件逻辑,用于:
响应于值为零的输入,门控乘法单元或累加单元中的至少一个。
12.如权利要求11所述的电子设备,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
接收第一操作数和第二操作数。
13.如权利要求12所述的电子设备,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为零时不产生输出。
14.如权利要求12所述的电子设备,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为一时绕过所述乘法单元。
15.如权利要求12所述的电子设备,其特征在于,进一步包括逻辑,所述逻辑至少部分地包括硬件逻辑,用于:
当所述第一操作数或所述第二操作数中的至少一个为负一时对所述第二操作数求反并且绕过所述乘法器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810394033.7/1.html,转载请声明来源钻瓜专利网。





