[发明专利]存储系统及其操作方法有效
申请号: | 201810347995.7 | 申请日: | 2018-04-18 |
公开(公告)号: | CN109213622B | 公开(公告)日: | 2022-03-18 |
发明(设计)人: | 李峻瑞 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 李少丹;许伟群 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储系统 及其 操作方法 | ||
1.一种存储系统,包括:
存储器件,其包括易失性储存区和非易失性储存区;以及
控制器,其包括用于在存储系统与主机之间传输数据的第一接口和第二接口,并且适用于响应于具有相对较高频率的第一时钟通过第一接口在易失性储存区与主机之间传输数据,以及响应于具有相对较低频率的第二时钟通过第二接口在非易失性储存区与主机之间传输数据,
其中,控制器还适用于在正常操作模式下,判断从易失性储存区读取的数据中是否发生错误,并且当确定从易失性储存区读取的数据中发生错误时,将易失性储存区的全部数据转储至非易失性储存区的预定第一位置中。
2.根据权利要求1所述的存储系统,其中,控制器还适用于在正常操作模式下,判断从非易失性储存区读取的数据中是否发生错误,并且当确定从非易失性储存区读取的数据中发生错误时,将包括错误的数据复制到易失性储存区的预定第二位置中。
3.根据权利要求2所述的存储系统,其中,控制器包括:
错误检测单元,其适用于在正常操作模式下,检测从非易失性储存区读取的数据和从易失性储存区读取的数据中是否发生错误;以及
操作控制单元,其适用于响应于从错误检测单元提供的检测信号,而将易失性储存区的全部数据转储至非易失性储存区的预定第一位置中,或者将包括错误的数据复制到易失性储存区的预定第二位置中。
4.根据权利要求3所述的存储系统,
其中,操作控制单元还适用于在将易失性储存区的全部数据转储至非易失性储存区的预定第一位置中之后,响应于从主机提供的请求,而使存储系统进入错误分析模式,以及
其中,操作控制单元还适用于在将包括错误的数据复制到易失性储存区的预定第二位置中之后,响应于从主机提供的请求,而使存储系统进入错误分析模式。
5.根据权利要求4所述的存储系统,其中,操作控制单元还适用于响应于从主机提供的请求,而在错误分析模式下:
通过第二接口将预定第一位置的数据输出至主机;或者
将预定第一位置的全部数据转储至易失性储存区中,并且通过第一接口将易失性储存区的全部数据输出至主机;或者
通过第一接口将易失性储存区的全部数据输出至主机。
6.根据权利要求4所述的存储系统,其中,操作控制单元还适用于响应于从主机提供的请求,而在错误分析模式下:
通过第一接口将预定第二位置的数据输出至主机;或者
将预定第二位置的数据复制到非易失性储存区的预定第三位置中,并且通过第二接口将预定第三位置的数据输出至主机。
7.根据权利要求2所述的存储系统,
其中,非易失性储存区的尺寸大于易失性储存区的尺寸,
其中,预定第一位置的尺寸与易失性储存区的尺寸相同,以及
其中,预定第二位置的尺寸与一次传输至非易失性储存区和/或从非易失性储存区传输的数据的最大尺寸相同。
8.根据权利要求3所述的存储系统,其中,控制器还包括:
时钟发生单元,其适用于产生具有相对较高频率的第一时钟和具有相对较低频率的第二时钟;以及
操作控制单元,其适用于通过响应于第一时钟而操作的第一接口在易失性储存区与主机之间传输数据,以及通过响应于第二时钟而操作的第二接口在非易失性储存区与主机之间传输数据。
9.根据权利要求8所述的存储系统,
其中,易失性储存区是主机的主存储器,以及
其中,非易失性储存区是主机的储存器。
10.根据权利要求1所述的存储系统,
其中,第一接口是双列直插式存储器模块DIMM接口或外围组件互连快速PCI-e接口之中的接口,以及
其中,第二接口是双列直插式存储器模块DIMM接口或外围组件互连快速PCI-e接口之中的接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810347995.7/1.html,转载请声明来源钻瓜专利网。