[发明专利]像素电路、显示面板及其驱动方法在审
| 申请号: | 201810315910.7 | 申请日: | 2018-04-10 |
| 公开(公告)号: | CN108447446A | 公开(公告)日: | 2018-08-24 |
| 发明(设计)人: | 殷新社 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
| 主分类号: | G09G3/3225 | 分类号: | G09G3/3225 |
| 代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 姜春咸;陈源 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 隔离控制模块 显示面板 控制端 发光控制模块 数据存储模块 写入控制模块 阈值存储模块 驱动晶体管 控制模块 像素电路 阈值存储 写入 存储 发光控制信号 发光二极管 驱动 数据电压 像素单元 阈值电压 第一端 电连接 信号线 分辨率 导通 | ||
1.一种像素电路,其特征在于,所述像素电路包括驱动晶体管、阈值存储模块、阈值存储控制模块、数据存储模块、数据写入控制模块、隔离控制模块、发光控制模块和发光二极管,
所述驱动晶体管的栅极与所述阈值存储模块的第一端电连接,所述驱动晶体管的第一极与高电平信号端以及所述数据存储模块的第一端均电连接,所述驱动晶体管的第二极与所述发光控制模块的第一端以及阈值存储模块的第三端均电连接;
所述阈值存储模块的第二端与所述阈值存储控制模块的第一端以及所述隔离控制模块的第一端均电连接,所述阈值存储模块的控制端与所述阈值存储控制模块的控制端电连接;
所述阈值存储控制模块的第二端与所述数据写入控制模块的输入端电连接,所述阈值存储控制模块的控制端以及所述阈值存储模块的控制端接收到第一补偿控制信号时,所述阈值存储控制模块的第二端与所述阈值存储控制模块的第一端导通,所述阈值存储模块的第一端与所述阈值存储模块的第三端导通,以存储通过所述阈值存储控制模块写入的电压以及所述驱动晶体管的阈值电压;
所述数据存储模块用于存储通过所述数据写入控制模块写入的数据电压,所述数据存储模块的第二端与所述隔离控制模块的第二端电连接;
所述数据写入控制模块的输出端与所述数据存储模块的第二端电连接,所述数据写入控制模块的控制端接收到第一扫描信号时,所述数据写入控制模块的输入端与该数据写入控制模块的输出端导通;
所述隔离控制模块的控制端与所述发光控制模块的控制端电连接,所述隔离控制模块的控制端接收到第一发光控制信号时,所述隔离控制模块的第一端和该隔离控制模块的第二端导通;
所述发光控制模块的第二端与所述发光二极管的阳极电连接,所述发光控制模块的控制端接收到第一发光控制信号时,所述发光控制模块的第一端和该发光控制模块的第二端导通。
2.根据权利要求1所述的像素电路,其特征在于,所述数据存储模块包括数据存储电容,所述数据存储电容的第一端形成为所述数据存储模块的第一端,所述数据存储电容的第二端形成为所述数据存储模块的第二端。
3.根据权利要求1所述的像素电路,其特征在于,所述数据写入控制模块包括数据写入晶体管,所述数据写入晶体管的栅极形成为所述数据写入控制模块的控制端,所述数据写入晶体管的第一极形成为所述数据写入控制模块的输入端,所述数据写入晶体管的第二极形成为所述数据写入控制模块的输出端,
所述数据写入晶体管的第一极和所述数据写入晶体管的第二极能够在该数据写入晶体管的栅极接收到第一扫描信号时导通,并且,所述数据写入晶体管的第一极和所述数据写入晶体管的第二极能够在该数据写入晶体管的栅极接收到第二扫描信号时断开,所述第二扫描信号与所述第一扫描信号相位相反。
4.根据权利要求1所述的像素电路,其特征在于,所述隔离控制模块包括隔离控制晶体管,所述隔离控制晶体管的栅极形成为所述隔离控制模块的控制端,所述隔离控制晶体管的第一极形成为所述隔离控制模块的第一端,所述隔离控制晶体管的第二极形成为所述隔离控制模块的第二端,
所述隔离控制晶体管的第一极和所述隔离控制晶体管的第二极能够在该隔离控制晶体管的栅极接收到第一发光控制信号时导通,且所述隔离控制晶体管的第一极和所述隔离控制晶体管的第二极能够在该隔离控制晶体管的栅极接收到第二发光控制信号时截止,所述第一发光控制信号与所述第二发光控制信号相位相反。
5.根据权利要求1所述的像素电路,其特征在于,所述阈值存储模块包括补偿晶体管和阈值存储电容,
所述补偿晶体管的栅极形成为所述阈值存储模块的控制端,所述补偿晶体管的第一极形成为所述阈值存储模块的第一端,所述补偿晶体管的第二极形成为所述阈值存储模块的第三端,所述补偿晶体管的第一极和所述补偿晶体管的第二极能够在该补偿晶体管的栅极接收到第一补偿控制信号时导通,所述补偿晶体管的第一极和所述补偿晶体管的第二极能够在该补偿晶体管的栅极接收到第二补偿控制信号时断开,所述第一补偿控制信号与所述第二补偿控制信号相位相反;
所述阈值存储电容的第一端与所述补偿晶体管的第一极电连接,所述阈值存储电容的第二端形成为所述阈值存储模块的第二端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810315910.7/1.html,转载请声明来源钻瓜专利网。





