[发明专利]发射/接收波束成形信号生成有效
申请号: | 201810314765.0 | 申请日: | 2018-04-10 |
公开(公告)号: | CN108736949B | 公开(公告)日: | 2023-07-25 |
发明(设计)人: | S·查克拉博蒂 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H04B7/06 | 分类号: | H04B7/06;H04B7/08;H04B1/00 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵志刚;魏利娜 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 发射 接收 波束 成形 信号 生成 | ||
1.一种电路,其包括:
乘法阶次操作单元,其用于接收主频率信号、用于响应于所述主频率信号根据第一乘法阶次操作生成第一导出频率信号、以及用于响应于所述第一导出频率信号根据第二乘法阶次操作生成第二导出频率信号,其中所述第二乘法阶次操作是与所述第一乘法阶次操作相反的乘法阶次操作;
第一混频器级,其用于响应于所述第一导出频率信号正交形式混频输入信息信号,以生成包括所述第一导出频率信号的分量的第一混频器级输出信号;
三角加权定标器,其用于响应于三角权重三角定标所述输入信息信号,以生成包括所述三角权重的分量的定标器输出信号;
第二混频器级,其用于响应于所述第二导出频率信号正交形式混频所述输入信息信号,以生成包括所述第二导出频率信号的分量的第二混频器级输出信号;以及
输出组合器,其用于生成输出信息信号,其中所述输出信息信号包括所述第一混频器级输出信号、所述定标器输出信号和所述第二混频器级输出信号的分量。
2.根据权利要求1所述的电路,其中所述输入信息信号经由天线或数模转换器即DAC被接收。
3.根据权利要求1所述的电路,其中响应于所述第一混频器级输出信号生成所述第二混频器级输出信号。
4.根据权利要求1所述的电路,其中所述第一混频器级和所述第二混频器级被布置为根据调制操作或解调操作进行正交形式混频。
5.根据权利要求1所述的电路,其中所述第一混频器级和所述第二混频器级被布置为根据以下进行正交形式混频:cos(ωLO1+ωLO2+ωBB)t=cos(ωLO1t)cos(ωLO2t)cos(ωBBt)-sin(ωLO1t)sin(ωLO2t)cos(ωBBt)-sin(ωLO1t)cos(ωLO2t)sin(ωBBt)-cos(ωLO1t)sin(ωLO2t)sin(ωBBt),其中t是时间,ωLO1是具有高于基带频率的频率的第一导出频率信号正交形式输入信号,ωLO2是第二导出频率信号正交形式输入信号,以及ωBB是处于所述基带频率的正交形式信息信号。
6.根据权利要求1所述的电路,其中所述输出组合器被布置为根据电流操作模式组合所述第一混频器级输出信号和所述第二混频器级输出信号的分量。
7.根据权利要求1所述的电路,其包括边带组合器,所述边带组合器被布置为响应于所述第二混频器级输出信号生成单边带输出信息信号。
8.根据权利要求1所述的电路,其中所述三角加权定标器被配置为选择性地相移所述输出信息信号。
9.根据权利要求1所述的电路,其中所述第一乘法阶次操作通过将来自基本频率的能量转换为奇数阶次谐波来执行,并且其中所述第二乘法阶次操作通过一个或更多个一比二分频数字除法器来执行。
10.根据权利要求1所述的电路,其中所述第一乘法阶次操作和所述第二乘法阶次操作是可编程的。
11.根据权利要求1所述的电路,其包括压控振荡器即VCO,所述VCO在比由所述输出组合器生成的所述输出信息信号的载波频率低的频率下是可操作的。
12.根据权利要求11所述的电路,其中所述VCO的中心操作频率是由所述输出组合器生成的所述输出信息信号的所述载波频率的子谐波。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810314765.0/1.html,转载请声明来源钻瓜专利网。