[发明专利]成像元件和成像装置有效
| 申请号: | 201810287063.8 | 申请日: | 2012-08-30 |
| 公开(公告)号: | CN108234906B | 公开(公告)日: | 2021-01-12 |
| 发明(设计)人: | 若林准人 | 申请(专利权)人: | 索尼公司 |
| 主分类号: | H04N5/343 | 分类号: | H04N5/343;H04N5/355;H04N5/378 |
| 代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 张贵东 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 成像 元件 装置 | ||
本公开涉及一种成像器件,包括:第一基底,包括像素阵列,所述像素阵列包括以行和列布置的多个像素;第二基底,包括第一多个模拟到数字A/D转换器,以及第二多个模拟到数字A/D转换器;沿着像素阵列的第一侧布置的第一多个通孔;以及沿着像素阵列的第二侧布置的第二多个通孔;其中所述第一多个通孔耦合到所述第一多个A/D转换器,并且所述第二多个通孔耦合到所述第二多个A/D转换器。
本申请是申请日为2012年8月30日、申请号为201280041596.9、发明名称为“成像元件、控制方法和成像装置”的专利申请的分案申请。
技术领域
本公开涉及图像拾取器件、控制方法和图像拾取装置,具体地说涉及可以实现更多的各种数据输出的图像拾取器件、控制方法和图像拾取装置。
背景技术
传统上,存在图像拾取器件,例如CMOS(互补金属氧化物半导体)图像传感器,其中多个A/D转换器(ADC(模数转换器))连接到每列的像素所连接到的每条输出线,并且通过使用多个ADC来实现高速数据读取(例如,参见专利文件1)。
而且,存在一种图像拾取器件,其中,在每条输出线上安装了多个比较器和计数器,将D/A转换器(DAC(数模转换器))的电压移位任意值,并且以高速来读取高比特精度的信号(例如,参见专利文件2)。
而且,存在一种图像拾取器件,其中通过对于读出的信号执行两次A/D 转换来减少噪声和改善动态范围(例如,参见专利文件3和专利文件4)。
引用列表
专利文件
专利文件1:JP 2005-347932 A
专利文件2:JP 2010-252140 A
专利文件3:JP 2009-296423 A
专利文件4:JP 2008-012482 A
发明内容
本发明要解决的问题
然而,在专利文件1中所述的方法的情况下,仅高速读取是可能的,并且难以例如扩展动态范围、降低噪声和开发高的功能。
而且,在专利文件2中所述的方法的情况下,虽然提供了多个ADC,但是ADC的配置仅用于改善分辨率,并且难以例如降低噪声和功耗。
而且,在专利文件3和专利文件4中所述的方法的情况下,处理时间增加,并且难以执行高速读取。
近些年来,随着信息处理技术改进,图像处理和图像拾取装置的功能越来越增多和增强。因此,从图像拾取器件输出的图像数据所需的输出格式被进一步多样化,然而,在传统方法中,如上所述,难以处理各种数据输出格式。
鉴于上面的情况而作出了本公开,并且本公开的目的是实现能够用于更多的各种用途的更多的各种数据输出。
对于问题的解决方案
本公开的一方面是一种图像拾取器件,包括:选择单元,其选择输出每个像素的像素信号的A/D转换器的数量;以及,控制单元,其控制所述选择单元,并且使得所述选择单元根据请求来选择所述A/D转换器的数量。
所述图像拾取器件进一步包括对于像素阵列的每列的多个A/D转换器,并且所述选择单元可以从与所述列对应的所述多个A/D转换器中选择所述像素信号的输出目的地。
所述控制单元可以控制所述选择单元,以便将所述列的每个像素连接到所述多个A/D转换器。
所述控制单元可以将所述列的所述像素划分到多个路径内,并且控制所述选择单元以便将每个路径的像素连接到与连接到其他路径的像素的A/D转换器不同的A/D转换器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810287063.8/2.html,转载请声明来源钻瓜专利网。





