[发明专利]一种减小数字域对高精度ADC干扰的低成本低功耗供电方法在审
| 申请号: | 201810241294.5 | 申请日: | 2018-03-22 |
| 公开(公告)号: | CN108646834A | 公开(公告)日: | 2018-10-12 |
| 发明(设计)人: | 李弦 | 申请(专利权)人: | 芯海科技(深圳)股份有限公司 |
| 主分类号: | G05F1/56 | 分类号: | G05F1/56;G01D3/028;G06F1/26 |
| 代理公司: | 深圳市凯达知识产权事务所 44256 | 代理人: | 刘大弯 |
| 地址: | 518067 广东省深圳市南山*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数字电路 休眠模式 功耗 高精度ADC 电源变化 低成本 低功耗 驱动管 数字域 指令 供电 关断 减小 系统恢复 休眠指令 栅极电压 正常模式 退出 | ||
1.一种减小数字域对高精度ADC干扰的低成本低功耗供电方法,其特征在于该方法在数字电路上接有LDO模块,LDO模块接有驱动管,当系统需要进入休眠模式时,数字电路通过休眠模式指令将LDO关断,LDO模块不再有功耗,但是其驱动管的栅极电压VPS也被休眠指令拉低,从而将驱动管开启。
2.如权利要求1所述的减小数字域对高精度ADC干扰的低成本低功耗供电方法,其特征在于所述LDO模块接有PMOS管,且所述PMOS管的G极和LDO模块一起接于电源,PMOS管的D极接于LDO模块,PMOS管的S极接于接地电容及数字电路,数字电路通过PMOS管控制LDO的关断。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芯海科技(深圳)股份有限公司,未经芯海科技(深圳)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810241294.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:恒温装置及温湿度控制系统
- 下一篇:一种低压差线性稳压器电路及电源





