[发明专利]用于识别接线拓扑结构的方法和装置在审
申请号: | 201810232124.0 | 申请日: | 2018-03-21 |
公开(公告)号: | CN108804737A | 公开(公告)日: | 2018-11-13 |
发明(设计)人: | D·卢贝雷;M·施伦格;H·卡尔特 | 申请(专利权)人: | 帝斯贝思数字信号处理和控制工程有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 张立国 |
地址: | 德国帕*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 接口引脚 驱动器 发送寄存器 接收寄存器 拓扑结构 接线 读取 方法和装置 驱动器输出 多条线路 激活信号 激活 配置 | ||
1.用于识别至少两个FPGA(1、2)之间的接线拓扑结构的方法,其中:
第一FPGA(1)包括多个接口引脚(3、4、5、6)、尤其是包括第一接口引脚(5);
第二FPGA(2)包括多个接口引脚(7、8、9、10)、尤其是包括第二接口引脚(8);
多条线路(11、12)将第一FPGA(1)的接口引脚(3、4、5、6)中的至少一部分接口引脚与第二FPGA(2)的接口引脚(7、8、9、10)中的至少一部分接口引脚连接;
在第一接口引脚(5)上存在第一驱动器(13);
在第二接口引脚(8)上实现第一接收寄存器(14);
在第一驱动器(13)上实现第一发送寄存器(15);
由发送寄存器(15)定义由第一驱动器(13)输出的信号(17);
通过第一激活信号(16)激活第一驱动器(13);
第一驱动器(13)发出第一信号(17);
借助所述第一接收寄存器(14)读取所述第一信号(17)在第二接口引脚(8)上是否被接收;
当第一驱动器(13)的第一信号(17)在第二接口引脚(8)上被接收时,将所述第二接口引脚(8)配置给所述第一接口引脚(5)。
2.根据权利要求1所述的方法,其特征在于,在第一驱动器(13)上实现第一激活寄存器(20),其中,所述第一激活寄存器(20)将第一激活信号(16)提供给第一驱动器(13)。
3.根据权利要求1所述的方法,其特征在于,通过控制机构将所述激活信号(16)直接传输给驱动器(13)。
4.根据上述权利要求中任一项所述的方法,其特征在于,通过控制机构来访问所述寄存器(14、15、20)。
5.根据上述权利要求中任一项所述的方法,其特征在于,已知第一接口引脚(5)应该已经与第二接口引脚(8)连接的信息,其中,当第一信号(17)没有在第二接口引脚(8)上被接收时输出警告。
6.根据上述权利要求中任一项所述的方法,其特征在于,针对各一个驱动器(13)实现多个激活信号(16),其中,所述激活信号(16)分别单独地激活一个驱动器(13),并且将所有的接收相应激活的驱动器(13)的信号的接口引脚(3、4、5、6、7、8、9、10)配置给该激活的驱动器(13)的接口引脚(3、4、5、6、7、8、9、10)。
7.根据上述权利要求中任一项所述的方法,其特征在于,已知关于第一FPGA程序(30)的第一信息,其中,所述第一信息确定:针对第一FPGA(1)的哪些接口引脚(3、4、5、6)实现激活信号(16)、发送寄存器(15)和/或接收寄存器(14)。
8.根据权利要求7所述的方法,其特征在于,所述第一FPGA程序(30)与第一发送寄存器(15)共同地在第一FPGA(1)上实现,其中,在第一FPGA(1)上实现第一发送多路复用器(40),所述第一发送多路复用器(40)将第一驱动器(13)与第一发送寄存器(15)和第一FPGA程序(30)连接,其中,通过第一发送多路复用器(40)来控制:是第一发送寄存器(15)、还是第一FPGA程序(30)定义要由第一驱动器(13)输出的信号(17)。
9.根据上述权利要求中任一项所述的方法,其特征在于,已知关于第二FPGA程序(30)的第二信息,其中,所述第二信息确定:针对第二FPGA(2)的哪些接口引脚(7、8、9、10)实现激活信号(16)、发送寄存器(15)和/或接收寄存器(14)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于帝斯贝思数字信号处理和控制工程有限公司,未经帝斯贝思数字信号处理和控制工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810232124.0/1.html,转载请声明来源钻瓜专利网。