[发明专利]控制存储器的电路及相关的方法有效
申请号: | 201810121802.6 | 申请日: | 2018-02-07 |
公开(公告)号: | CN110120238B | 公开(公告)日: | 2021-07-23 |
发明(设计)人: | 陈忠敬;林政南;庄哲伟 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G11C11/406 | 分类号: | G11C11/406 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 汤在彦 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制 存储器 电路 相关 方法 | ||
本发明揭露了一种控制一存储器的电路,其包含有一频率参数产生器、一时钟产生器以及一存储器控制器,其中该频率参数产生器用以产生至少一频率控制信号;该时钟产生器是耦接于该频率参数产生器,且用以根据该频率控制信号来多次调升或是多次调降一时钟信号的频率,以使得该时钟信号的频率由一起始频率调整至一目标频率;以及该存储器控制器是耦接于该时钟产生器,且用以接收该时钟信号,并根据该时钟信号来控制该存储器。
技术领域
本发明是有关于存储器,尤指一种控制动态随机存取存储器(Dynamic RandomAccess Memory,DRAM)的电路及相关的方法。
背景技术
在一般的动态随机存取存储器系统中,存储器控制器会在存储器对带宽的需求不高的时候进行降频,以达到省电的效果。然而,在先前技术中,动态随机存取存储器只有在自我更新模式(self-refresh mode)下才可以改变频率,因此,若存储器控制器要控制动态随机存取存储器进行升频或降频,则必须额外牺牲进入/离开自我更新模式的时间(毫秒(ms)等级)。若是存储器对带宽的需求有快速且反复的改变时,则存储器控制器会频繁地控制存储器进入/离开自我更新模式,进而造成大量的时间延迟。
发明内容
因此,本发明的目的之一在于提出一种控制存储器的电路及相关的方法,其可以大幅降低存储器进入自我更新模式的次数,以解决先前技术中的问题。
在本发明的一个实施例中,揭露了一种控制一存储器的电路,其包含有一频率参数产生器、一时钟产生器以及一存储器控制器,其中该频率参数产生器用以产生至少一频率控制信号;该时钟产生器是耦接于该频率参数产生器,且用以根据该频率控制信号来多次调升或是多次调降一时钟信号的频率,以使得该时钟信号的频率由一起始频率调整至一目标频率;以及该存储器控制器是耦接于该时钟产生器,且用以接收该时钟信号,并根据该时钟信号来控制该存储器。
在本发明的另一个实施例中,揭露了一种控制一存储器的方法,其包含有:使用一频率参数产生器来产生至少一频率控制信号;根据该频率控制信号来多次调升或是多次调降一时钟信号的频率,以使得该时钟信号的频率由一起始频率调整至一目标频率;以及根据该时钟信号来控制该存储器。
在本发明的另一个实施例中,揭露了一种控制一存储器的电路,其中该存储器为一动态随机存取存储器,且该电路包含有一存储器控制器以及一调频决定电路。该存储器控制器是用以控制该存储器的存取;以及该调频决定电路是用以自动侦测该存储器的一存取需求,以触发该存储器控制器控制该存储器进入或是离开一自我更新模式。
附图说明
图1为根据本发明一实施例的电路的方块图。
图2为根据本发明一实施例的频率参数产生器的方块图。
图3为根据本发明一实施例的时钟产生器的方块图。
图4为根据本发明一实施例的控制存储器的方法的流程图。
图5为根据本发明另一实施例的电路的方块图。
图6为根据本发明一实施例的存储器控制器的方块图。
图7为根据本发明另一实施例的电路的方块图。
图8为根据本发明另一实施例的存储器控制器的方块图。
图9为根据本发明另一实施例的控制存储器的方法的流程图。
符号说明
100、500、700 电路
110、510、710 频率参数产生器控制电路
120、520、720 频率参数产生器
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810121802.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种具有良好传感裕度的STT-MRAM传感电路
- 下一篇:半导体存储器装置