[发明专利]一种重加载方法、装置及服务器有效
| 申请号: | 201810069461.2 | 申请日: | 2018-01-24 |
| 公开(公告)号: | CN110069366B | 公开(公告)日: | 2023-09-26 |
| 发明(设计)人: | 张胜;彭亮;余璘;刘欢;闫晓辉;徐浩 | 申请(专利权)人: | 阿里巴巴集团控股有限公司 |
| 主分类号: | G06F11/20 | 分类号: | G06F11/20;G06F13/42 |
| 代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
| 地址: | 英属开曼群岛大开*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 加载 方法 装置 服务器 | ||
本申请提供一种重加载方法、装置及服务器,该方法包括:确定发生异常的FPGA单元的身份信息;根据所述身份信息获取所述FPGA单元的位置标识;将所述FPGA单元的位置标识发送给BMC,以使所述BMC根据所述FPGA单元的位置标识,对所述FPGA单元进行重加载操作。通过本申请的技术方案,通过将FPGA单元的位置标识发送给BMC,以使BMC根据位置标识对该FPGA单元进行重加载操作。这样,即使CPU无法对FPGA单元进行重加载操作,也可以通过BMC对FPGA单元进行重加载操作,借助BMC的I2C接口实现FPGA单元的重加载操作,使得FPGA单元可以恢复,保证FPGA单元能够正常使用。
技术领域
本申请涉及互联网技术领域,尤其涉及一种重加载方法、装置及服务器。
背景技术
随着通信技术的发展,在PAL(Programmable Array Logic,可编程阵列逻辑)、GAL(Generic Array Logic,通用阵列逻辑)、CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)等器件的基础上,已经发展出FPGA(Field Programmable Gate Array,现场可编程门阵列),FPGA可以作为ASIC(Application Specific Integrated Circuit,专用集成电路)领域中的一种半定制电路,FPGA既可以解决定制电路的不足,又可以克服原有可编程器件门电路数有限的缺点。
在通常情况下,服务器内可以部署多个FPGA单元,服务器的CPU(CentralProcessing Unit,中央处理器)可以通过PCIE(Peripheral Component InterconnectExpress,外设部件快速互连标准)接口与FPGA单元连接。CPU可以通过PCIE接口与FPGA单元通信,如通过PCIE接口发送数据、通过PCIE接口接收数据。
但是,当PCIE接口故障时,CPU无法通过PCIE接口与FPGA单元通信,也就无法对FPGA单元进行重加载操作,导致FPGA单元的异常无法恢复。
发明内容
本申请提供一种重加载方法,应用于服务器,所述方法包括:
确定发生异常的FPGA单元的身份信息;
根据所述身份信息获取所述FPGA单元的位置标识;
将所述FPGA单元的位置标识发送给BMC,以使所述BMC根据所述FPGA单元的位置标识,对所述FPGA单元进行重加载操作。
本申请提供一种重加载装置,应用于服务器,所述装置包括:
确定模块,用于确定发生异常的FPGA单元的身份信息;
获取模块,用于根据所述身份信息获取所述FPGA单元的位置标识;
发送模块,用于将所述FPGA单元的位置标识发送给BMC,以使所述BMC根据所述FPGA单元的位置标识,对所述FPGA单元进行重加载操作。
本申请提供一种服务器,所述服务器包括:
处理器,用于确定发生异常的FPGA单元的身份信息;根据所述身份信息获取所述FPGA单元的位置标识;将所述FPGA单元的位置标识发送给BMC;
BMC,用于根据FPGA单元的位置标识对所述FPGA单元进行重加载操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿里巴巴集团控股有限公司,未经阿里巴巴集团控股有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810069461.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:管理数据库的方法和相应的装置、计算机可读存储介质
- 下一篇:电源转用电路





