[发明专利]动态多通道的神经网络SOC芯片及其通道资源分配方法有效
申请号: | 201810051540.0 | 申请日: | 2018-01-19 |
公开(公告)号: | CN108090025B | 公开(公告)日: | 2021-08-27 |
发明(设计)人: | 廖裕民;方金木 | 申请(专利权)人: | 瑞芯微电子股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06N3/04;G06F9/50 |
代理公司: | 福州市鼓楼区京华专利事务所(普通合伙) 35212 | 代理人: | 王美花 |
地址: | 350000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 动态 通道 神经网络 soc 芯片 及其 资源 分配 方法 | ||
1.一种动态多通道的神经网络SOC芯片,其特征在于:包括神经网络电路和动态分配通道资源电路;
所述神经网络电路包括复数个神经网络层,每个神经网络层具有一数据源通路;
所述动态分配通道资源电路包括复数个源统计单元、一DDR访问分组单元、一分组配置存储单元、一DDR访问通路矩阵单元、复数个终端统计单元以及复数个DDR通道;复数个所述源统计单元分别一一对应连接各所述神经网络层的数据源通路;复数个所述源统计单元还均连接至所述DDR访问分组单元和DDR访问通路矩阵单元;所述DDR访问分组单元、所述分组配置存储单元、所述DDR访问通路矩阵单元依次连接;每个所述DDR通道均对应通过一所述终端统计单元连接所述DDR访问通路矩阵单元;复数个所述终端统计单元还均连接至所述DDR访问分组单元;
所述动态分配通道资源电路工作过程中,每个所述源统计单元都会对由对应神经网络层的数据流量进行统计,并将统计信息送往所述DDR访问分组单元;在神经网络电路工作完成并停止后,所述DDR访问分组单元开始判断各个神经网络层的输入数据量和DDR通道的数据量,并以此调整DDR通道的连接关系形成新的DDR通道使用分组关系,并把新的DDR通道使用分组关系写到所述分组配置存储单元进行配置;所述DDR访问通路矩阵单元根据分组配置存储单元的配置对数据源通路和DDR通道进行分组互联。
2.根据权利要求1所述的动态多通道的神经网络SOC芯片,其特征在于:所述DDR通道包括依次连接的DDR控制器、DDR PHY、DDR IO以及DDR颗粒,所述DDR通道通过所述DDR控制器连接所述终端统计单元。
3.根据权利要求1所述的动态多通道的神经网络SOC芯片,其特征在于:所述动态分配通道资源电路第一次工作前,先对分组配置存储单元写入通道配置初始值;该通道配置初始值满足条件是:尽量使用所有的DDR通道,尽量使每个神经网络层都有独立的DDR通道,如果通道数量少于神经网络层数,则随机多层共用一个DDR通道。
4.根据权利要求1所述的动态多通道的神经网络SOC芯片,其特征在于:所述源统计单元对数据流量的统计方法具体为:读写分开统计,累加每笔读或写传输的突发传输长度和位宽,单笔数据流量=突发传输长度×位宽。
5.根据权利要求1所述的动态多通道的神经网络SOC芯片,其特征在于:所述终端统计单元还进行DDR带宽利用率统计,该DDR带宽利用率=单位时间内的数据流量÷DDR通道的理论带宽值。
6.根据权利要求1所述的动态多通道的神经网络SOC芯片,其特征在于:所述分组配置存储单元由非易失性存储器构成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞芯微电子股份有限公司,未经瑞芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810051540.0/1.html,转载请声明来源钻瓜专利网。