[发明专利]驱动电路有效
| 申请号: | 201810017953.7 | 申请日: | 2018-01-09 |
| 公开(公告)号: | CN108305584B | 公开(公告)日: | 2022-01-04 |
| 发明(设计)人: | 山本哲郎;藤村宽 | 申请(专利权)人: | 株式会社日本有机雷特显示器 |
| 主分类号: | G09G3/3208 | 分类号: | G09G3/3208 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 朴勇 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 驱动 电路 | ||
1.一种驱动电路,具有输出端子,
所述驱动电路具备包括第一晶体管以及第二晶体管的缓冲电路,该第一晶体管以及第二晶体管在电源与所述输出端子之间并联连接,
所述第一晶体管以及所述第二晶体管被控制成,在同时导通之后,使所述第二晶体管的截止比所述第一晶体管早,
所述驱动电路具备多级所述缓冲电路,
所述驱动电路具备与所述多级缓冲电路分别对应的多级传输电路,
包括在第N级所述缓冲电路的所述第二晶体管根据从第N级所述传输电路输出的第一控制信号、和第N+1级以后的所述传输电路输出的第二控制信号,成为导通以及截止。
2.如权利要求1所述的驱动电路,
所述第二晶体管具有比所述第一晶体管大的电流驱动能力。
3.如权利要求1或2所述的驱动电路,
所述缓冲电路还包括辅助晶体管,该辅助晶体管在从所述输出端子输出的电压有变化时,维持所述第二晶体管的截止。
4.如权利要求1或2所述的驱动电路,
所述驱动电路经由所述输出端子向由多个像素构成的像素电路提供驱动信号,
所述驱动信号的上升或者下降表示针对所述多个像素中的至少一个像素的特定的处理的开始定时或者结束定时。
5.一种驱动电路,从输出端子输出表示导通电位和截止电位的驱动信号,
所述驱动电路具备导通电位输出保持部以及导通电位输出部,所述导通电位输出保持部以及所述导通电位输出部在第一电源与所述输出端子之间并联连接,使所述第一电源与所述输出端子接通或者非接通,
所述导通电位输出保持部使所述第一电源与所述输出端子之间持续接通,从而向所述输出端子输出导通电位并保持该导通电位,
所述导通电位输出部在所述导通电位输出保持部向所述输出端子输出导通电位的时刻开始,使所述第一电源与所述输出端子之间的接通保持一定期间,从而向所述输出端子输出导通电位,
所述驱动电路具备多级缓冲电路,
所述驱动电路具备与所述多级缓冲电路分别对应的多级传输电路,
包括在第N级所述缓冲电路的第二晶体管根据从第N级所述传输电路输出的第一控制信号、和第N+1级以后的所述传输电路输出的第二控制信号,成为导通以及截止。
6.如权利要求5所述的驱动电路,
所述驱动电路还具备截止电位输出保持部以及截止电位输出部,所述截止电位输出保持部以及所述截止电位输出部在第二电源与所述输出端子之间并联连接,使所述第二电源与所述输出端子接通或者非接通,
所述截止电位输出保持部使所述第二电源与所述输出端子之间持续接通,从而向所述输出端子输出截止电位并保持该截止电位,
所述截止电位输出部在所述截止电位输出保持部向所述输出端子输出截止电位的时刻开始,使所述第二电源与所述输出端子之间的接通保持一定期间,从而向所述输出端子输出截止电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社日本有机雷特显示器,未经株式会社日本有机雷特显示器许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810017953.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种智能控制系统及控制方法
- 下一篇:具有伽马校正的显示驱动器





