[发明专利]存储器复制指令、处理器、方法和系统有效
| 申请号: | 201780021154.0 | 申请日: | 2017-03-03 |
| 公开(公告)号: | CN108885551B | 公开(公告)日: | 2023-06-06 |
| 发明(设计)人: | M·米谢利 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/48 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 黄嵩泉;张欣 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 复制 指令 处理器 方法 系统 | ||
1.一种处理器,包括:
解码单元,用于解码存储器复制指令,所述存储器复制指令用于指示源存储器操作数的开始、用于指示目的地存储器操作数的开始、并且用于指示架构上可见的存储位置,所述架构上可见的存储位置用于存储要从所述源存储器操作数复制到所述目的地存储器操作数的初始数据量;以及
执行单元,与所述解码单元耦合,所述执行单元用于响应于所述存储器复制指令:
在中断之前将数据的第一部分从所述源存储器操作数复制到所述目的地存储器操作数,其中,数据的所述第一部分将以降序复制方向复制,所述降序复制方向开始于较高寻址数据并结束于较低寻址数据;以及
响应于所述中断,并且当数据的所述第一部分将以降序复制方向复制时,将要复制的剩余数据量存储在所述架构上可见的存储位置中,但不用于指示所述源存储器操作数的不同的开始、并且不用于指示所述目的地存储器操作数的不同的开始,其中,所述剩余数据量用于表示所述初始数据量减去数据的所述第一部分。
2.如权利要求1所述的处理器,进一步包括多个寄存器,所述多个寄存器与所述执行单元耦合,并且其中,所述架构上可见的存储位置包括所述多个寄存器中的第一寄存器。
3.如权利要求2所述的处理器,其中,所述第一寄存器包括通用寄存器ECX和通用寄存器RCX中的一者。
4.如权利要求2所述的处理器,其中,所述解码单元用于对用于指示所述多个寄存器中的用于存储所述源存储器操作数的开始的第二寄存器、并且用于指示所述多个寄存器中的用于存储所述目的地存储器操作数的开始的第三寄存器的所述存储器复制指令进行解码,并且其中,所述执行单元用于响应于所述中断并且当数据的所述第一部分将以降序复制方向复制时,改变所述第一寄存器中的值但不用于改变所述第二寄存器和所述第三寄存器中的值。
5.如权利要求1至4中任一项所述的处理器,其中,所述执行单元用于响应于所述存储器复制指令,基于所述源存储器操作数的开始、所述目的地存储器操作数的开始以及要复制的所述初始数据量来判定所述源存储器操作数与所述目的地存储器操作数是否重叠,并且至少在所述源存储器操作数与所述目的地存储器操作数重叠时以降序复制方向来复制数据的所述第一部分。
6.如权利要求1至4中任一项所述的处理器,其中,所述执行单元用于响应于所述存储器复制指令,在不使用在所述存储器复制指令的执行之外所生成的复制方向的指示的情况下确定用于将数据的所述第一部分从所述源存储器操作数复制到所述目的地存储器操作数的复制方向。
7.如权利要求6所述的处理器,其中,所述执行单元用于响应于所述存储器复制指令:
当所述源存储器操作数与所述目的地存储器操作数不重叠时,将所述复制方向确定为升序复制方向;或者
当所述源存储器操作数与所述目的地存储器操作数重叠时,将所述复制方向确定为降序复制方向。
8.如权利要求1至4中任一项所述的处理器,其中,要复制的所述初始数据量包括要复制的数据的多位部分的初始数量,数据的所述多位部分是数据的8位部分、16位部分、32位部分以及64位部分中的一者。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780021154.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:复数乘法指令
- 下一篇:用于向后兼容性的欺骗CPUID





