[发明专利]用于多格式无损压缩的方法和装置在审
申请号: | 201780013892.0 | 申请日: | 2017-02-08 |
公开(公告)号: | CN108701347A | 公开(公告)日: | 2018-10-23 |
发明(设计)人: | A·R·阿普;P·萨蒂;H·秋叶 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T1/60 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 张欣;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速缓存存储器 数据高速缓存 高速缓存 压缩 图形处理装置 颜色数据 渲染 耦合到 方法和装置 无损压缩 多格式 压缩比 成对 逐出 输出 配置 | ||
各实施例提供了一种图形处理装置,该图形处理装置包括高速缓存存储器和耦合到该高速缓存存储器的逻辑,该逻辑用于压缩第一高速缓存存储器输出的颜色数据。在一个实施例中,高速缓存存储器是渲染高速缓存。在一个实施例中,高速缓存存储器是牺牲数据高速缓存。在一个实施例中,第一高速缓存存储器是耦合到牺牲数据高速缓存的渲染高速缓存,并且逻辑被配置成对从渲染高速缓存和牺牲数据高速缓存被逐出的颜色数据进行压缩。压缩可以包括数据要被压缩的目标压缩比。
技术领域
各实施例大体涉及处理逻辑,包括图形处理逻辑。更具体地,各实施例涉及图形数据的多格式无损压缩。
背景技术
随着越来越复杂的渲染和图形处理操作,要求计算方面繁重的计算操作满足存储器带宽要求可能变得具有挑战性,因为在图形处理设备内缩放存储器带宽并不简单。除了增加图形处理设备内的存储器带宽之外或作为其替代,已经出现了用于针对某些操作和在某些部件内减少存储器带宽要求的技术。
附图说明
通过阅读以下说明书和所附权利要求并通过参考以下附图,各实施例的各种优点对于本领域技术人员将变得显而易见,其中:
图1是具有处理器的计算机系统的实施例的框图,所述处理器具有一个或多个处理器核以及图形处理器;
图2是处理器的一个实施例的框图,所述处理器具有一个或多个处理器核、集成存储器控制器以及集成图形处理器;
图3是图形处理器的一个实施例的框图,所述图形处理器可以是分立的图形处理单元,或可以是与多个处理核集成的图形处理器;
图4是用于图形处理器的图形处理引擎的实施例的框图;
图5是图形处理器的另一实施例的框图;
图6是包括处理元件的阵列的线程执行逻辑的框图;
图7示出了根据实施例的图形处理器执行单元指令格式;
图8是图形处理器的另一实施例的框图,所述图形处理器包括图形流水线、媒体流水线、显示引擎、线程执行逻辑以及渲染输出流水线;
图9A是示出根据实施例的图形处理器命令格式的框图;
图9B是示出根据实施例的图形处理器命令队列的框图;
图10示出了根据实施例的用于数据处理系统的示例性图形软件架构;
图11是示出了根据实施例的可用于制造集成电路以执行操作的IP核开发系统的框图;
图12是示出了根据实施例的可以使用一个或多个IP核来制造的示例性芯片上系统集成电路的框图;
图13是根据实施例的具有高速缓存压缩逻辑的图形核的框图;
图14示出了根据实施例的牺牲(victim)高速缓存、压缩和解压缩数据流;
图15是根据实施例的高速缓存颜色数据压缩逻辑的流程图;
图16是根据实施例的用于在牺牲高速缓存驱逐期间压缩颜色数据的颜色数据压缩逻辑的流程图;
图17是根据实施例的用于在消耗经压缩颜色数据时对经压缩颜色数据解压缩的颜色数据解压缩逻辑的流程图;
图18是根据实施例的图形核逻辑的详细框图;
图19是根据实施例的包括图形处理器的计算设备的框图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780013892.0/2.html,转载请声明来源钻瓜专利网。