[发明专利]感测放大器随机噪声应力在审
| 申请号: | 201780008868.8 | 申请日: | 2017-01-09 |
| 公开(公告)号: | CN108604461A | 公开(公告)日: | 2018-09-28 |
| 发明(设计)人: | 郑春明;F·阿梅德;允思相;金基中 | 申请(专利权)人: | 高通股份有限公司 |
| 主分类号: | G11C29/02 | 分类号: | G11C29/02;G11C29/50;G11C29/14;G11C7/02;G11C11/419 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张昊 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 感测放大器 使能 位线 定时电路 存储单元 耦合 控制电路 上拉电路 上拉 配置 读取操作期间 存储器 读取操作 随机噪声 位线耦合 | ||
1.一种存储器,包括:
存储单元;
至少一条位线,耦合至所述存储单元;
感测放大器,耦合至所述至少一条位线;
定时电路,被配置为在读取操作期间使能所述感测放大器;
控制电路,被配置为独立于所述定时电路使能所述感测放大器;以及
上拉电路,被配置为在由所述控制电路使能所述感测放大器的同时上拉所述至少一条位线。
2.根据权利要求1所述的存储器,其中所述控制电路进一步被配置为在一时间周期内使能所述感测放大器,所述时间周期基于所述存储器外部的信号。
3.根据权利要求1所述的存储器,还包括:伪位线电路,被配置为匹配所述至少一条位线的电特性,其中所述定时电路进一步被配置为响应于所述伪位线电路使能所述感测放大器。
4.根据权利要求1所述的存储器,其中所述上拉电路包括预充电电路,所述预充电电路被配置为为所述至少一条位线预充电,以用于所述读取操作。
5.根据权利要求4所述的存储器,其中所述控制电路进一步被配置为在由所述控制电路使能所述感测放大器的同时,使读取预充电信号与所述预充电电路去耦,以使能所述上拉电路,从而上拉所述至少一条位线。
6.根据权利要求1所述的存储器,还包括:
字线,耦合至所述存储单元;以及
地址解码器,被配置为在由所述控制电路使能所述感测放大器的同时断言用于所述读取操作的所述字线。
7.根据权利要求6所述的存储器,还包括:
多个存储单元,包括所述存储单元;以及
多条字线,包括所述字线,分别耦合至所述多个存储单元,
其中所述地址解码器进一步被配置为在由所述控制电路使能所述感测放大器的同时断言所述多条字线。
8.根据权利要求1所述的存储器,还包括:电压调整电路,被配置为在使能所述感测放大器期间,将所述感测放大器设置为预定状态。
9.根据权利要求1所述的存储器,其中所述控制电路进一步被配置为检测在由所述控制电路使能所述感测放大器的同时发生的感测放大器故障。
10.根据权利要求1所述的存储器,其中所述至少一条位线包括一对差分位线,并且所述上拉电路被配置为在由所述控制电路使能所述感测放大器的同时上拉所述一对差分位线中的每一条。
11.一种用于操作存储器的方法,包括:
通过定时电路在读取操作中使能感测放大器,所述感测放大器耦合至至少一条位线,并且所述至少一条位线耦合至存储单元;
在第二操作中,独立于所述定时电路使能所述感测放大器;以及
在所述第二操作中使能所述感测放大器的同时,通过上拉电路上拉所述至少一条位线。
12.根据权利要求11所述的方法,其中在所述第二操作中独立于所述定时电路使能所述感测放大器包括:独立于所述定时电路在一时间周期内使能所述感测放大器,所述时间周期基于所述存储器外部的信号。
13.根据权利要求11所述的方法,其中所述定时电路包括被配置为匹配所述至少一条位线的电特性的伪位线电路。
14.根据权利要求11所述的方法,还包括:通过所述上拉电路,预充电所述至少一条位线,以用于所述读取操作。
15.根据权利要求14所述的方法,其中在所述第二操作中使能所述感测放大器的同时通过所述上拉电路上拉所述至少一条位线包括:使读取预充电信号与所述上拉电路去耦。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780008868.8/1.html,转载请声明来源钻瓜专利网。





