[发明专利]用于在计算装置处高效处理图形数据的光线压缩在审
申请号: | 201780007055.7 | 申请日: | 2017-01-10 |
公开(公告)号: | CN108475440A | 公开(公告)日: | 2018-08-31 |
发明(设计)人: | T·G·阿凯奈-莫勒 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06T15/06 | 分类号: | G06T15/06;G06T1/20;G06T17/10 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 张欣;黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 光线压缩 计算装置 压缩 图形数据处理 图形处理器 高效处理 图形数据 主控 转发 | ||
描述了一种用于促进光线压缩以用于计算装置处的高效图形数据处理的机制。如本文所述的实施例的方法包括:在计算装置处将一组光线转发到由图形处理器主控的光线压缩单元;以及促进所述光线压缩单元来压缩所述一组光线,其中,所述一组光线被压缩成压缩表示。
技术领域
本文所述的实施例总体上涉及计算机。更具体地,描述了用于促进在计算装置处高效处理图形数据的光线压缩的实施例。
背景技术
减少存储器带宽是至关重要的,比如在设计图形架构时,因为能量效率是硬件设计中所占权重最大的性能因素。例如,在能量和等待时间方面,通过存储器总线的交易可能花费的比计算要多若干个数量级。因此,通常试图以更多计算为代价来减少带宽使用,并且从而降低功耗和/或提高整体性能。这充当通常在图形处理单元(“GPU”或“图形处理器”)中找到的缓冲压缩算法背后的动机。
例如,光线跟踪在当今基于光栅化的中央处理单元(“CPU”或“应用处理器”)中用于在实现各种图形处理相关的任务(比如生成像素精确阴影)时对光栅化进行补充变得越来越重要。因此,在图形处理器中不断实现更好的性能时,各种压缩被认为是重要的。
附图说明
以示例性而非限制性方式在附图中展示实施例,在附图中,相同的参考标记指代类似元件。
图1是根据实施例的处理系统的框图。
图2是处理器的实施例的框图,所述处理器具有一个或多个处理器核、集成存储器控制器、以及集成图形处理器。
图3是图形处理器的框图,所述图形处理器可以是分立式图形处理单元、或者可以是与多个处理核集成的图形处理器。
图4是根据一些实施例的图形处理器的图形处理引擎的框图。
图5是图形处理器的另一实施例的框图。
图6展示了线程执行逻辑,所述线程执行逻辑包括在图形处理引擎的一些实施例中采用的处理元件阵列。
图7是展示了根据一些实施例的图形处理器指令格式的框图。
图8是图形处理器的另一实施例的框图。
图9A是根据实施例的展示了图形处理器命令格式的框图,并且图9B是根据实施例的展示了图形处理器命令序列的框图。
图10展示了根据一些实施例的数据处理系统的示例性图形软件架构。
图11是框图,展示了根据实施例的可以用于制造用于执行操作的集成电路的IP核开发系统。
图12是框图,展示了根据实施例的可以使用一个或多个IP核来制作的示例性片上系统集成电路。
图13展示了根据一个实施例的采用光线压缩机制的计算装置。
图14A展示了根据一个实施例的光线压缩机制。
图14B展示了根据一个实施例的光线压缩架构布局。
图15展示了根据一个实施例的源自原点并从表面反射出的光线。
图16展示了根据一个实施例的用于促进光线压缩的方法。
具体实施方式
在下列描述中,阐述了众多具体细节。然而,如本文中所描述的,可以在不具有这些特定的细节的情况下实践实施例。在其他实例中,没有详细示出众所周知的电路、结构和技术,以避免模糊对本说明书的理解。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780007055.7/2.html,转载请声明来源钻瓜专利网。