[发明专利]具有数字延迟线模/数转换器及数字比较器的微控制器有效
申请号: | 201780005061.9 | 申请日: | 2017-04-12 |
公开(公告)号: | CN108432141B | 公开(公告)日: | 2023-04-11 |
发明(设计)人: | 布赖恩·克里斯 | 申请(专利权)人: | 密克罗奇普技术公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/50;H03M1/18;H02M3/156;H03M1/00 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 沈锦华 |
地址: | 美国亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 数字 延迟线 转换器 比较 控制器 | ||
1.一种微控制器,其包括:
处理器核心;
存储器;
多个外围装置,其包含差分数字延迟线模/数转换器,所述数字延迟线模/数转换器包括:
两个数字延迟线,每一数字延迟线通过来源于跨导器级的差分电流进行偏置,所述跨导器级将差分输入电压转换为所述差分电流;其中每一数字延迟线包括:第一电路,所述第一电路包括各自通过所述差分电流中的多个电流中的一者进行偏置的n个电流匮乏型缓冲器,且其中每个数字延迟线中的最后一个电流匮乏型缓冲器的输出与或门的输入耦合,所述或门提供输出信号,所使用的所述输出信号使得所述两个数字延迟线中较快的一者触发相应的另一数字延迟线的取样以产生表示所述输入电压的模/数转换的温度计码,且进一步包括与所述第一电路串联耦合的第二电路,且所述第二电路经配置以控制所述跨导器级以调整来源于由所述温度计码提供的数据的所述数字延迟线模/数转换器的测量范围;及
数字比较器,其与所述数字延迟线模/数转换器的输出及相关联寄存器耦合,其中所述数字比较器的至少一个输出经配置以直接控制所述多个外围装置中的另一外围装置。
2.根据权利要求1所述的微控制器,其中所述数字比较器具有选自由大于、小于、等于、大于或等于、小于或等于组成的群组的多个输出。
3.根据权利要求1所述的微控制器,其包括多个数字比较器,每一数字比较器与所述数字延迟线模/数转换器的输出耦合且与相关联寄存器耦合,其中每一数字比较器包括指示所述数字延迟线模/数转换器的所述输出大于所述相关联寄存器的值的第一输出,及指示所述数字延迟线模/数转换器的所述输出小于或等于所述相关联寄存器的所述值的第二输出。
4.根据权利要求1所述的微控制器,其进一步包括与数字延迟线模/数转换器的所述输出及所述数字比较器的第一输入耦合的内部总线。
5.根据权利要求1所述的微控制器,其中所述另一外围装置是脉冲宽度调制模块。
6.根据权利要求5所述的微控制器,其中所述数字比较器的所述输出经配置以直接驱动所述脉冲宽度调制模块的电压调整。
7.根据权利要求1所述的微控制器,其中所述n个电流匮乏型缓冲器的子集的输出提供指示到所述数字延迟线模/数转换器的输入超出输入范围的程度的数据。
8.根据权利要求1所述的微控制器,其中所述数字延迟线模/数转换器进一步包括第三电路,所述第三电路包括另一组电流匮乏型缓冲器,所述另一组电流匮乏型缓冲器通过与相应的所述数字延迟线相关联的电流进行偏置并与所述第一电路串联耦合且经配置以在校准命令的控制下通过增加额外电流匮乏型缓冲器至每一延迟线以校准所述数字延迟线。
9.根据权利要求1所述的微控制器,其中所述跨导器级包括经配置以将参考电流镜射到所述数字延迟线中的每一者的可控电流源电路。
10.根据权利要求1到9中任一权利要求所述的微控制器,其中所述数字延迟线模/数转换器进一步包括:
多个NAND门,所述多个NAND门的输入与所述数字延迟线的相应第一电流匮乏型缓冲器的输出耦合;
锁存器,其与所述NAND门的输出耦合;且
其中所述锁存器经配置以在所述数字延迟线中的较快一者完成之后保存来自所述数字延迟线中的较慢一者的数据。
11.根据权利要求1-9中任一项权利要求所述的微控制器,其进一步包括产生馈送至所述数字延迟线模/数转换器的参考电压的数/模转换器。
12.一种操作根据权利要求1-9中的任一项权利要求所述的微控制器的方法,控制所述微控制器以通过专用总线将所述数字延迟线模/数转换器的输出值直接路由到一或多个PWM控制器或电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于密克罗奇普技术公司,未经密克罗奇普技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780005061.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种校正装置和方法
- 下一篇:具有可变分辨率的基于时间的延迟线模/数转换器