[实用新型]一种核心板及终端有效
申请号: | 201721920452.7 | 申请日: | 2017-12-29 |
公开(公告)号: | CN207586836U | 公开(公告)日: | 2018-07-06 |
发明(设计)人: | 赖锦创 | 申请(专利权)人: | 深圳市安普盛科技有限公司 |
主分类号: | G06F1/18 | 分类号: | G06F1/18 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 官建红 |
地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 核心板 本实用新型 半孔 邮票 终端 电子技术领域 生成控制信号 外部设备通讯 存储数据 电源模块 交换数据 控制信号 直流电源 制造成本 兼容性 脚连接 有效地 | ||
1.一种核心板,其特征在于,包括:
PCB板;
设于所述PCB板上,用于生成控制信号的CPU;
与所述CPU连接,用于与所述CPU交换数据的RAM;
与所述CPU连接,用于存储数据的FLASH内存;
与所述CPU连接,用于根据控制信号与外部设备通讯的LGA脚以及邮票半孔脚;及
与所述CPU、所述RAM、所述FLASH内存、所述LGA脚以及所述邮票半孔脚连接,用于提供直流电源的电源模块。
2.根据权利要求1所述的核心板,其特征在于,所述邮票半孔脚之间的距离为1.0毫米。
3.根据权利要求1所述的核心板,其特征在于,所述LGA脚之间的距离为1.27毫米。
4.根据权利要求1所述的核心板,其特征在于,所述邮票半孔脚包括设于所述PCB板边缘并依次围成第一环状轨迹的第一管脚至第一百一十二管脚;
所述LGA脚包括设于所述PCB板上并依次围成第二环状轨迹的第一百一十三管脚至第一百八十六管脚;
其中,所述第二环状轨迹位于所述第一环状轨迹内部。
5.根据权利要求4所述的核心板,其特征在于,所述邮票半孔脚中:
第十管脚、第二十二管脚、第四十四管脚、第六十六管脚、第七十八管脚以及第一百管脚为用于与地连接的地接口;
第五十八管脚至第六十五管脚、第六十七管脚至第六十八管脚、第七十四管脚至第七十七管脚、第七十九管脚至第八十四管脚、第九十一管脚至第九十六管脚及第一百零五管脚至第一百零七管脚为用于传输视频信号RGB888接口;
第八十五管脚至第九十管脚为用于传输无线通讯信号的SDIO接口;
第十六管脚、第二十四管脚至第二十八管脚、第三十八管脚至第三十九管脚、第九十九管脚、第一百零一管脚、第一百四十管脚至第一百四十一管脚为用于传输第一串行通信信号的UART串口接口;
第三十一管脚、第七十二管脚、第七十三管脚以及第一百零八管脚为用于传输第二串行通信信号的I2C接口;
第九管脚、第十二管脚、第十三管脚、第二十九管脚以及第三十三管脚为用于传输音频信号的I2S接口;
第十四管脚、第十五管脚、第十八管脚至第二十一管脚为用于传输第三串行通信信号的USB接口;
第四十管脚至第四十三管脚、第四十五管脚至第五十六管脚为用于传输以太网信号的ENET接口;
第二管脚、第二十三管脚、第一百零九管脚以及第一百一十管脚为用于传输第四串行通信信号的CAN接口;
第十一管脚、第一百一十一管脚、第一百一十二管脚以及所述LGA脚的第一百四十二管脚为用于输入直流电源的电源接口;
第六管脚、第五十七管脚、第七十管脚、第七十一管脚以及所述LGA脚的第一百五十七管脚为用于传输复位控制信号以及启动控制信号的启动复位控制接口。
6.根据权利要求1所述的核心板,其特征在于,所述CPU为ARM Cortex-A7多核处理器或者ARM Cortex-A7单核处理器。
7.根据权利要求1所述的核心板,其特征在于,所述FLASH内存为EMMC存储器。
8.根据权利要求1所述的核心板,其特征在于,所述RAM为DDR3存储器、LVDDR3存储器或LPDDR2存储器。
9.根据权利要求1所述的核心板,其特征在于,所述电源模块包括:
用于提供电源的电源管理单元;
与所述电源管理单元连接,用于提供直流电源的同步降压DC-DC转换器或者整流电路。
10.一种终端,其特征在于,包括如权利要求1-9任一项所述的核心板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市安普盛科技有限公司,未经深圳市安普盛科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721920452.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种防水性能好的计算机机箱
- 下一篇:一种计算机硬件的固定机构