[实用新型]一种时间放大器以及半导体存储器有效
| 申请号: | 201721466252.9 | 申请日: | 2017-11-06 |
| 公开(公告)号: | CN207410308U | 公开(公告)日: | 2018-05-25 |
| 发明(设计)人: | 赖荣钦 | 申请(专利权)人: | 睿力集成电路有限公司 |
| 主分类号: | H03G3/30 | 分类号: | H03G3/30 |
| 代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 张臻贤;武晨燕 |
| 地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电容 时间放大器 闩锁器 输出 半导体存储器 本实用新型 放大增益 可调电容 减小 控制器控制 延迟锁相环 测量精准 技术效果 时间检测 增益可调 | ||
本实用新型公开了一种时间放大器,通过将藕接于时间放大器中的闩锁器的输出端的电容变为可调电容,通过控制器控制可调电容的电容值的相对大小,最终使得时间放大器的增益可调,进而提高延迟锁相环的时间检测测量精准度。具体的,藕接于第一闩锁器输出端的第一电容的电容值大于第二电容的电容值,或藕接于第二闩锁器输出端的第三电容的电容值大于述第四电容的电容值时,时间放大器的放大增益减小,藕接于第一闩锁器输出端的第一电容的电容值小于第二电容的电容值,或藕接于第二闩锁器输出端的第三电容的电容值小于第四电容的电容值时,时间放大器的放大增益减小。本实用新型还公开一种半导体存储器,具有上述技术效果。
技术领域
本实用新型涉及半导体存储技术领域,具体涉及一种时间放大器,还涉及一种半导体存储器。
背景技术
延迟锁相环(DLL,Delay-Locked Loop)通常应用在DDR3/DDR4动态随机存取存储器中,延迟锁相环用于自动调节一路信号的延时,使两路信号的相位一致(边沿对齐)。具体地,在需要某些数字信号与系统时钟同步的情况下,延迟锁相环将两路时钟的边沿对齐,用被调节的时钟做控制信号,就可以产生与系统时钟严格同步的信号,且该同步不随外界条件如温度、电压的变化而改变,因此得以广泛地使用。
为了测量精细时间间隔,DLL中嵌入有时间数字转换器(TDC,Time-to-Digitalconverter),近年来,为了提高TDC时间精度的同时,提高其转换速率,时间放大器思想应运而生,基于时间放大器,可以对时间间隔进行“粗量化-放大-细量化”,仅仅使用粗糙的量化器便能得到较高的时间分辨率。在TDC中可嵌入多种类型的时间放大器(TA,Timeamplifier),如基于SR锁存器的时间放大器、门时间放大器、1x/4x延迟缓冲时间放大器等。其中,基于SR锁存器的时间放大器由两个SR锁存器和一个门控组成,其增益与SR锁存器输出端设置的附加电容成正比,然而,基于SR锁存器的时间放大器的主要缺点是时间放大的增益不可变,进而导致DLL的时间间隔测量精准度较低。
因此,如何使时间放大器的增益可调,从而提高DLL的时间检测测量精准度是本领域技术人员急需要解决的技术问题。
实用新型内容
本实用新型提供一种可变增益的时间放大器,以及一种半导体存储器,以克服或缓解背景技术中存在的一个或者更多个问题,至少提供一种有益的选择。
作为本实用新型的一个方面,本实用新型提供了一种可变增益的时间放大器,包括:
第一闩锁器,所述第一闩锁器的Q
第一控制器,用于控制所述第一电容的电容值与所述第二电容的电容值的相对大小,使所述时间放大器的放大增益增大或者减小。
优选的,在上述可变增益的时间放大器中,还包括:
第二闩锁器,所述第二闩锁器的Q
优选的,在上述可变增益的时间放大器中,还包括:
第二控制器,用于控制所述第三电容的电容值与所述第四电容的电容值的相对大小,使所述时间放大器的放大增益增大或者减小。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于睿力集成电路有限公司,未经睿力集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721466252.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种无线电遥控接收信号放大器
- 下一篇:一种滤波组件





