[实用新型]显示面板及其像素电路有效
| 申请号: | 201721382534.0 | 申请日: | 2017-10-25 |
| 公开(公告)号: | CN207352947U | 公开(公告)日: | 2018-05-11 |
| 发明(设计)人: | 李威龙;尤彦文;张纬峰 | 申请(专利权)人: | 中华映管股份有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36;G09G3/34 |
| 代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 马雯雯;臧建明 |
| 地址: | 中国台湾*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 显示 面板 及其 像素 电路 | ||
本实用新型提供一种显示面板及其像素电路。像素电路包括第一晶体管、第二晶体管、电容、存储电容以及像素电容。第一晶体管的第一端耦接至源极线,其控制端耦接至栅极线。第二晶体管的第一端耦接至第一晶体管的第二端,第二晶体管的控制端耦接至栅极线。电容的第一端耦接至第一晶体管的第二端,电容的第二端接收共用电压。存储电容串接在第二晶体管的第二端以及共用电压间。像素电容串接在第二晶体管的第二端以及共用电压间。其中,电容用以维持像素电容上的电压电平,并维持显示质量。可防止像素电容的电荷产生漏电的现象,且可降低穿通电压(feed through voltage)对像素电压所造成的影响,维持显示的质量。
技术领域
本实用新型涉及一种像素电路,尤其涉及一种显示面板及其像素电路。
背景技术
随着电子科技的进步,电子装置成为人们生活中的不可或缺的工具。而提供高质量显示接口,为现今电子装置的重要功能。
在现有的像素电路的架构下,在电压保持时间区间,像素电容中所存储的像素电压可能产生漏电现象,而使像素所呈现的显示强度产生失真。并且,习知的像素电路,在像素电容充电过程中,也可能因薄膜晶体管的关闭动作,而产生使像素电容上的电压产生瞬间下降的现象(即所谓的穿通电压(feed through voltage))现象,进而造成显示质量的下降。
实用新型内容
本实用新型提供一种显示面板及其像素电路。像素电路包括第一晶体管、第二晶体管、电容、存储电容以及像素电容。第一晶体管的第一端耦接至源极线,其控制端耦接至栅极线。第二晶体管的第一端耦接至第一晶体管的第二端,第二晶体管的控制端耦接至栅极线。电容的第一端耦接至第一晶体管的第二端,电容的第二端接收共用电压。存储电容串接在第二晶体管的第二端以及共用电压间。像素电容串接在第二晶体管的第二端以及共用电压间。
在本实用新型的一实施例中,上述的电容的电容值大于存储电容以及像素电容的电容值。
在本实用新型的一实施例中,上述的电容的电容值不大于存储电容以及像素电容的电容值。
在本实用新型的一实施例中,上述的第一晶体管与第二晶体管的形态相同。
在本实用新型的一实施例中,上述的第一晶体管与第二晶体管皆为N型薄膜晶体管。
在本实用新型的一实施例中,上述的电容的第一电极板与所述第一晶体管的第二端、所述第二晶体管的第一端共享同一金属层。
在本实用新型的一实施例中,上述的电容为金属-绝缘层-金属电容。
在本实用新型的一实施例中,上述的电容用以在所述像素电路的电压保持时间区间中维持第一晶体管的第二端与第二晶体管第一端上的电压。
在本实用新型的一实施例中,上述的共用电压为直流电压。
在本实用新型的一实施例中,上述的显示面板为电泳式显示面板或液晶显示面板。
本实用新型另提供一种显示面板,包括多条栅极线、多条源极线以及如前所述的多个像素电路。
本实用新型的一实施例中,上述的电容的电容值大于存储电容以及所述像素电容的电容值。
本实用新型的一实施例中,上述的电容的电容值不大于存储电容以及所述像素电容的电容值。
本实用新型的一实施例中,上述的电容的第一电极板与第一晶体管的第二端、所述第二晶体管的第一端共享同一金属层。
本实用新型的一实施例中,上述的电容用以在像素电路的电压保持时间区间中维持所述第一晶体管的第二端与所述第二晶体管第一端上的电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中华映管股份有限公司,未经中华映管股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721382534.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:机车二位五通气动刮雨器装置
- 下一篇:一种直驱永磁风力发电机定子线圈翻槽装置





