[实用新型]一种用于实现6:2压缩器的ALTERAFPGA原语连接系统有效
申请号: | 201721255270.2 | 申请日: | 2017-09-28 |
公开(公告)号: | CN207249656U | 公开(公告)日: | 2018-04-17 |
发明(设计)人: | 史伟仁;吕春;戴荣;阴陶 | 申请(专利权)人: | 成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司 |
主分类号: | G06F7/50 | 分类号: | G06F7/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 实现 压缩器 alterafpga 连接 系统 | ||
技术领域
本实用新型涉及可编程逻辑器件原语连接技术领域,特别涉及一种用于实现6:2压缩器的 ALTERA FPGA原语连接系统。
背景技术
多输入加法出现在大量行业相关的应用中,包括有限脉冲响应滤波器、在视频编码中使用的绝对差之和运算、在无线通信中使用的相关器、乘法的部分积之和等。可以采用两种方式实现多输入加法:以CPA(进位传播加法器)为基本单元形成加法树,以CSA(进位保留加法器)为基本单元形成压缩树。
加法树的逻辑布局近似为三角形,而压缩树的逻辑布局近似为矩形;加法树由全加器和半加器组成,而压缩树仅由全加器组成;在面积和延迟特性上,加法树均稍逊于压缩树。与CPA不同的是,CSA 的水平进位链并不是实质的链,进位输入和进位输出之间不存在连接关系。因此,CSA的关键路径比 CPA的短很多,从而CSA的延迟特性远优于CPA的。
在面向ASIC的数据路径综合中,多个不同(total width,fractional width)规格的定点数相加,形成复杂的点图。此时,最有效的处理方式是采用通用并行计数器。把若干个点合并成某个特定的图案,则点图可以由若干个特定的图案拼接而成,而这些图案即为通用并行计数器。如何组织通用并行计数器覆盖点图,可以以最大压缩比为准则通过一个最优化过程求解。
对FPGA来说,由于逻辑单元在结构上无法直接支持CSA,在多输入加法上,官方的原语和库还停留在仅支持加法树的阶段。
实用新型内容
本实用新型的目的是,设计一种用于实现6:2压缩器的ALTERA FPGA原语连接系统,由3: 2CSA(即全加器)为基本单元构造6:2CSA;在垂直方向上,6:2CSA的输入为6个RANK均为i 的比特,输出为[C,S];在水平方向上,6:2CSA有2个RANK均为i的进位输入,有2个RANK 分别为i+1和i+2的进位输出,降低ALTERA FPGA逻辑单元中的资源消耗,缩短数据传输链路,降低延迟性。
本实用新型通过以下技术方案实现:
一种用于实现6:2压缩器的ALTERA FPGA原语连接系统,其特征在于,结构包括通过加法连接的第一全加器单元(101)、第二全加器单元(102)、第三全加器单元(103)、第四全加器单元(104) 和第五全加器单元(105);所述第一全加器单元(101)、第二全加器单元(102)、第三全加器单元(103)、第四全加器单元(104)和第五全加器单元(105)均设置有三个输入和两个输出;
所述第一全加器单元(101)的两个输出分别作为第四全加器单元(104)的一个输入和第三全加器单元(103)的一个输入;
所述第二全加器单元(102)的两个输出分别作为第三全加器单元(103)的一个输入和第四全加器单元(104)的一个输入;
所述第三全加器单元(103)的两个输出分别作为第四全加器单元(104)的一个输入和第五全加器单元(105)的一个输入。
一种用于实现6:2压缩器的ALTERA FPGA原语连接系统,其特征在于,结构包括依次相接的第一进位保留加法器(201)、第二进位保留加法器(202)、第三进位保留加法器(203)、第四进位保留加法器(204)、第五进位保留加法器(205)和第六进位保留加法器(206);所述第一进位保留加法器(201)、第二进位保留加法器(202)、第三进位保留加法器(203)、第四进位保留加法器(204)、第五进位保留加法器(205)和第六进位保留加法器(206)均设置有六个输入和水平方向的两个进位输出;
所述第一进位保留加法器(201)、第二进位保留加法器(202)、第三进位保留加法器(203)、第四进位保留加法器(204)、第五进位保留加法器(205)和第六进位保留加法器(206)在垂直方向上均设置有一个求和个输出和一个进位输出;
所述第一进位保留加法器(201)在水平方向上的两个进位输出分别连接至第二进位保留加法器 (202)和第三进位保留加法器(203),第二进位保留加法器(202)在水平方向上的两个进位输出分别连接至第三进位保留加法器(203)和第四进位保留加法器(204),第三进位保留加法器(203)在水平方向上的两个进位输出分别连接至第四进位保留加法器(204)和第五进位保留加法器(205),第四进位保留加法器(204)在水平方向上的两个进位输出分别连接至第五进位保留加法器(205)和第六进位保留加法器(206)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司,未经成都傅立叶电子科技有限公司;深圳市特发信息股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721255270.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种盐碱地促生生物菌肥
- 下一篇:一种含牛粪的盐碱地花生专用缓释肥