[实用新型]一种上下行链路不平衡的自适应系统有效
| 申请号: | 201721243883.4 | 申请日: | 2017-09-27 |
| 公开(公告)号: | CN207251924U | 公开(公告)日: | 2018-04-17 |
| 发明(设计)人: | 田华;张凯;王国光 | 申请(专利权)人: | 四川省大见通信技术有限公司 |
| 主分类号: | H04W52/14 | 分类号: | H04W52/14;H04W52/24;H04W52/52 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 610000 四川省成都市中国(四川)自由*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 下行 不平衡 自适应 系统 | ||
技术领域
本实用新型涉及无线通信技术领域,具体涉及一种上下行链路不平衡的自适应系统。
背景技术
由于无线信号随着传播距离的增大而发生衰减,而且在不同的环境下,建筑物或植物等的遮挡,反射,折射,吸收也会导致无线信号在某些场景下的迅速衰落,因此在广覆盖区域的小区边缘或者室内深度覆盖区域会导致信号强度不足,用户通信性能差的情况。
在GSM(Global System for Mobile Communications,全球移动通信系统),UMTS(Universal Mobile Telecommunications System,通用移动通信系统)和LTE(Long Term Evolution,长期演进)FDD(Frequency Division Duplex,频分双工)系统中,上行信号和下行信号分别使用不同的频点,采用了频分双工的模式。不同的频段在空间辐射过程中可能会受到不同程度的衰落,特别是在广覆盖和深度覆盖的场景下,下行信号和上行信号的衰落模型在某些区域和时段会有较大的差异。
实用新型内容
本实用新型的目的在于提供一种上下行链路不平衡的自适应系统,解决了现有技术中无线信号因覆盖范围的环境,出现不同的衰减,导致上下行链路难以平衡的问题。
为解决上述的技术问题,本实用新型采用以下技术方案:
一种上下行链路不平衡的自适应系统,包括通过天线分别与基站和终端进行无线信号传输的无线数字中继设备,所述无线数字中继设备包括:
与基站进行无线信号传输的射频收发模块一,
与终端进行无线信号传输的射频收发模块二,
用于将射频收发模块一收发的信号和射频收发模块二收发的信号进行判断,并配置上行发射通道给指定终端的FPGA处理模块,
用于解调上下行信号,得到上下行信号的物理层信息,并将物理层信息传输至FPGA处理模块的调制解调模块;
其中所述射频收发模块一是依次通过双工滤波器一和天线一后与基站进行无线传输的,所述射频收发模块二是依次通过双工滤波器二和天线二后与终端进行无线传输的,其中双工 滤波器一和射频收发模块一之间的上行链路串接有放大器,射频收发模块二和射频收发模块二的下行链路串接有放大器。
上述系统的上下行链路不平衡的自适应方法,包括以下步骤:
配置在基站和终端之间配置无线数字中继设备,所述无线数字中继设备包括射频收发模块一、射频收发模块二、FPGA处理模块和调制解调模块,
FPGA处理模块采集无线信号覆盖区的基站和环境参数,根据无线数字中继设备的最大增益配置进行上下行链路预算,分别得出上下行的覆盖范围,其中最大增益配置保留有增益余量;
FPGA模块根据收发模块一、射频收发模块二接收的信息,计算基站到无线数字中继设备之间的下行衰落以及干扰,以及上行相同路径上的路径损耗和干扰;
FPGA模块根据获取的信息,计算各终端上行数据能够被基站接收机解调所需要的到达基站接收机接收端口所需要的信噪比;
FFPGA模块计算无线数字中继设备上行输出端所需要的信号强度;
FPGA模块根据所需的信号强度,计算出无线数字中继设备中上行数字增益并配置触发上行数据流的实时放大增益。
进一步的,所述射频收发模块一与基站进行无线信号传输,射频收发模块二与终端进行无线信号传输,所述FPGA处理模块用于将射频收发模块一收发的信号和射频收发模块二收发的信号进行判断,并配置上行发射通道给指定终端的FPGA处理模块,所述调制解调模块用于解调上下行信号,得到上下行信号的物理层信息,并将物理层信息传输至FPGA处理模块,所述射频收发模块一是依次通过双工滤波器一和天线一后与基站进行无线传输的,所述射频收发模块二是依次通过双工滤波器二和天线二后与终端进行无线传输的,其中双工滤波器一和射频收发模块一之间的上行链路串接有放大器,射频收发模块二和射频收发模块二的上行链路串接有放大器;
进一步的,无线通信网络,上行受限传输通道受限,则无线数字中继设备的上行增益余量设置为零,下行增益的增益余量室外设置为5dB,室内设置为10dB。
进一步的,所述FPGA模块计算基站到无线数字中继设备之间的下行衰落以及干扰,具体方法是:调制解调模块将物理层信号信息传输到FPGA模块,FPGA根据所接收到的导频信道功率P,导频信道信干SIR比以及基站导频信道的初始功率配置P0,计算在基站到无线数字中继设备之间的链路上下行信道的衰落P-P0以及相应干扰因子P/SIR。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川省大见通信技术有限公司,未经四川省大见通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201721243883.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种变压器综合测量装置用通讯系统
- 下一篇:车载智能警务终端





