[实用新型]一种单双色LED显示屏驱动电路有效

专利信息
申请号: 201721023613.2 申请日: 2017-08-16
公开(公告)号: CN207233360U 公开(公告)日: 2018-04-13
发明(设计)人: 张宏根 申请(专利权)人: 深圳市德普微电子有限公司
主分类号: G09G3/32 分类号: G09G3/32
代理公司: 深圳市康弘知识产权代理有限公司44247 代理人: 尹彦,胡朝阳
地址: 518000 广东省深圳市南山区高新南四道与*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 单双色 led 显示屏 驱动 电路
【说明书】:

技术领域

实用新型涉及LED领域,特别涉及一种单双色LED显示屏驱动电路。

背景技术

通常的LED显示屏分为全彩LED电子屏与单双色LED显示屏。单双色LED显示屏因此成本低,功耗小,广泛用于商场,商店,银行等各种需要显示文字,招牌,广告领域。

现有技术中的单双色LED显示屏的驱动方案为:采用八位移位寄存器、八位数据缓冲器、三八译码器、列驱动pmos管的组合来驱动LED显示屏。

随着市场需求的不断扩大,竞争越来越激烈,成本的考量占有突出的重要地位。现有技术中的单双色LED显示屏的驱动电路中,因为采用多个芯片的组合,导致成本高,竞争力低。

实用新型内容

本实用新型的目的是提供一种低成本的单双色LED显示屏驱动电路,以解决现有技术的单双色LED显示屏的驱动方案成本高的问题。

在本实用新型实施例中,提供了一种单双色LED显示屏驱动电路,其包括第一信号接口芯片HUB12、接口控制芯片DP4536、16位恒流源驱动芯片DP5020、行驱动芯片DP4953和LED阵列,

所述第一信号接口芯片HUB12,与外部MCU相连接,用于转接外部MCU提供的显示控制信号,所述显示控制信号包括显示允许信号OE、行信号A、行信号B、移位时钟信号CLK、锁存信号LE和移位数据信号R,

所述接口控制芯片DP4536,与所述第一信号接口芯片HUB12相连接,用于接收所述第一信号接口芯片HUB12提供的所述显示控制信号,对所述显示控制信号进行缓冲后输出,并对所述行信号A、行信号B译码后输出行译码信号L0-L3;

所述16位恒流源驱动芯片DP5020,分别与所述接口控制芯片DP4536和所述LED阵列的列驱动线相连接,用于接收所述接口控制芯片DP4536输出的移位时钟缓冲信号CLK0和锁存缓冲信号LCD0,并为所述LED阵列提供列控制信号,

所述行驱动芯片DP4953,分别与所述接口控制芯片DP4536和所述LED阵列的行驱动线相连接,用于接收所述接口控制芯片DP4536输出的行译码信号L0-L3,并为所述LED阵列提供行驱动信号。

在本实用新型实施例中,所述单双色LED显示屏驱动电路还包括与所述接口控制芯片DP4536相连接的所述第二信号接口芯片HUB12,用于接收所述接口控制芯片DP4536缓冲后输出的显示控制信号。

在本实用新型实施例中,所述LED阵列由多个LED组成。

与现有技术相比较,本实用新型的单双色LED显示屏驱动电路中,将现有技术中的单双色LED显示屏驱动电路中的多个芯片的功能集成到一个芯片中,降低了单双色LED显示屏驱动方案的成本;进一步的,在芯片的电路布局上进行了特殊的处理,使得芯片具有更强的抗干扰能力,提高了单双色LED显示屏驱动电路的性能。

附图说明

图1是本实用新型的单双色LED显示屏驱动电路的结构示意图。

具体实施方式

为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。

以下结合具体实施例对本实用新型的实现进行详细描述,

如图1所示,在实用新型实施例中,提供了一种单双色LED显示屏驱动电路,其特征在于,包括第一信号接口芯片HUB12(图中左侧芯片)、第二接口信号接口芯片HUB12(图中右侧芯片)、控制芯片DP4536、16位恒流源驱动芯片DP5020、行驱动芯片DP4953和由多个LED组成的LED阵列。下面进行详细说明。

所述第一信号接口芯片HUB12,与外部MCU相连接,用于转接外部MCU提供的显示控制信号,所述显示控制信号包括显示允许信号OE、行信号A、行信号B、移位时钟信号CLK、锁存信号LE和移位数据信号R。

所述接口控制芯片DP4536,与所述第一信号接口芯片HUB12相连接,用于接收所述第一信号接口芯片HUB12提供的所述显示控制信号,对所述显示控制信号进行缓冲后输出,并对所述行信号A、行信号B译码后输出行译码信号L0-L3。

所述16位恒流源驱动芯片DP5020,分别与所述接口控制芯片DP4536和所述LED阵列的列驱动线相连接,接收所述接口控制芯片DP4536输出的移位时钟缓冲信号CLK0和锁存缓冲信号LCD0,并为所述LED阵列提供列控制信号out1-out3。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市德普微电子有限公司,未经深圳市德普微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201721023613.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top