[实用新型]差分恒流LED驱动电路、集成电路与控制系统有效

专利信息
申请号: 201720912243.1 申请日: 2017-07-25
公开(公告)号: CN207166823U 公开(公告)日: 2018-03-30
发明(设计)人: 高鹏 申请(专利权)人: 深圳市鹏泽翔科技有限公司
主分类号: H05B33/08 分类号: H05B33/08
代理公司: 东莞市神州众达专利商标事务所(普通合伙)44251 代理人: 刘汉民
地址: 518000 广东省深圳市宝*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 差分恒流 led 驱动 电路 集成电路 控制系统
【权利要求书】:

1.一种差分恒流LED驱动电路,其特征在于,包括:

镜像电路,接电源端,为所连接的LED串负载及恒流电路提供恒定电压;

恒流电路,根据所述镜像电路提供的恒定电压,调节所述差分恒流LED驱动电路的回路电流,使得所述回路电流的保持恒定;

所述镜像电路包括第一P晶体管(P1)、第二P晶体管(P2),其中,所述第一P晶体管(P1)的源极与第二P晶体管(P2)的源极同时与直流电源端连接,第一P晶体管(P1)的栅极与其漏极及第二P晶体管(P2)的栅极连接;

所述恒流电路包括第一运算放大器(OP1)、第二运算放大器(OP2)、第一N晶体管(N1)、第二N晶体管(N2)、第三N晶体管(N3)、第四N晶体管(N4)第一电阻(R1)及第二电阻(R2),

其中,所述第一运算放大器(OP1)的正输入端与参考电压Vref连接,所述第一N晶体管(N1)漏极通过第一LED串负载与镜像电路中第一P晶体管(P1)的漏极连接,栅极与控制电压VDD连接,所述第二N晶体管(N2)的漏极与第一N晶体管(N1)的源极连接,栅极与第一运算放大器(OP1)的输出端连接,源极与第一运算放大器(OP1)的负输入端及第一调整电路端口连接;

同理,所述第二运算放大器(OP2)的正输入端与参考电压Vref连接,所述第三N晶体管(N3)漏极通过第二LED串负载与镜像电路中第二P晶体管(P2)的漏极连接,栅极与控制电压VDD连接,所述第四N晶体管(N4)的漏极与第三N晶体管(N3)的源极连接,栅极与第二运算放大器(OP2)的输出端连接,源极与第二运算放大器(OP2)的负输入端及第二调整电路端口连接。

2.根据权利要求1所述的差分恒流LED驱动电路,其特征在于,所述晶体管采用场效应管、双极晶体管中的一种或多种。

3.根据权利要求1或2所述的差分恒流LED驱动电路,其特征在于,所述第一P晶体管(P1)、第二P晶体管(P2)为PMOS管,第一N晶体管(N1)、第二N晶体管(N2)、第三N晶体管(N3)及第四N晶体管(N4)为NMOS管。

4.一种差分恒流LED集成电路,其特征在于,包括第一调整电路、第二调整电路及权利要求1-3任一项所述的差分恒流LED驱动电路,所述第一调整电路、第二调整电路分别包括接地的采样电阻第一电阻(R1)、第二电阻(R2)。

5.一种差分恒流LED控制系统,其特征在于,包括整流电路、权利要求1-3任一项所述的差分恒流LED驱动电路,所述整流电路对交流电进行全波整流,对依次连接的镜像电路、LED串负载及恒流电路进行供电。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市鹏泽翔科技有限公司,未经深圳市鹏泽翔科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201720912243.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top