[实用新型]带隙基准电路有效
| 申请号: | 201720643657.9 | 申请日: | 2017-06-06 |
| 公开(公告)号: | CN207319097U | 公开(公告)日: | 2018-05-04 |
| 发明(设计)人: | S·泰瑞恩 | 申请(专利权)人: | 半导体元件工业有限责任公司 |
| 主分类号: | G05F1/56 | 分类号: | G05F1/56 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所11038 | 代理人: | 申发振 |
| 地址: | 美国亚*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基准 电路 | ||
技术领域
本公开整体涉及基准电路,更具体地讲涉及带隙电压基准电路。
背景技术
带隙电压基准电路可用于各种各样的电路中,例如音频放大器、用于存储器电路的读出放大器、模拟参考等等。这些带隙电压基准电路是期望的,因为它们提供在宽泛的温度范围内稳定的参考电压。许多应用需要非常低的噪声操作,尤其是在低频下。然而,在带隙电压基准电路中使用的双极晶体管引入了显著的低频噪声。如果其他低频噪声源被最小化,则此种双极晶体管引入的低频噪声将主导电路中的低频噪声。
实用新型内容
本实用新型解决的一个技术问题是改进带隙基准电路。
根据本实用新型的一个方面,提供一种带隙基准电路,包括:第一电阻器,所述第一电阻器具有第一端子和第二端子;第一晶体管,所述第一晶体管具有耦接到所述第一电阻器的所述第二端子的发射极、基极和耦接到参考电压端子的集电极;第二电阻器,所述第二电阻器具有耦接到所述第一电阻器的所述第一端子的第一端子,以及第二端子;第三电阻器,所述第三电阻器具有耦接到所述第二电阻器的所述第二端子的第一端子,以及第二端子;第二晶体管,所述第二晶体管具有耦接到所述第三电阻器的所述第二端子的发射极、基极和耦接到所述参考电压端子的集电极;放大器,所述放大器具有耦接到所述第一电阻器的所述第二端子的第一端子、耦接到所述第二电阻器的所述第二端子的第二端子以及耦接到所述第一电阻器和所述第二电阻器的所述第一端子的输出端;第一基极电阻器,所述第一基极电阻器具有耦接到所述第一晶体管的所述基极的第一端子以及耦接到所述参考电压端子的第二端子,其中所述第一基极电阻器的电阻被设 置为等于所述第一晶体管的跨导的倒数;以及第二基极电阻器,所述第二基极电阻器具有耦接到所述第二晶体管的所述基极的第一端子以及耦接到所述参考电压端子的第二端子,其中所述第二基极电阻器的电阻被设置为等于所述第二晶体管的跨导的倒数。
在一个实施例中,所述放大器是运算跨导放大器。
在一个实施例中,所述第一晶体管和所述第二晶体管是PNP双极晶体管。
在一个实施例中,所述第一电阻器和所述第二电阻器具有相等的值,并且所述第一晶体管具有与所述第二晶体管的发射极面积不同的发射极面积。
根据本实用新型的一个方面,提供一种带隙基准电路,包括:ΔVbe/R电路部分,所述ΔVbe/R电路部分具有分别从第一端子和第二端子开始的通过第一双极晶体管和第二双极晶体管的第一电流路径和第二电流路径,其中所述第一双极晶体管和所述第二双极晶体管具有不同的发射极面积,并且所述第二电流路径包括电阻器;以及放大电路部分,所述放大电路部分用于向所述ΔVbe/R电路部分的所述第一端子和所述第二端子中的每一者提供电流,并响应于所述ΔVbe/R电路部分的所述第一端子和所述第二端子之间的电压差而改变所述电流,其中所述ΔVbe/R电路部分还包括分别耦接到所述第一双极晶体管的基极和所述第二双极晶体管的基极的第一基极电阻器和第二基极电阻器,所述第一基极电阻器的电阻和所述第二基极电阻器的电阻被设置为分别等于所述第一双极晶体管的跨导的倒数和所述第二双极晶体管的跨导的倒数。
在一个实施例中,所述第一双极晶体管和所述第二双极晶体管是PNP双极晶体管,并且其中所述第一基极电阻器和所述第二基极电阻器耦接在所述第一双极晶体管的所述基极和第二双极晶体管的所述基极与参考电压端子之间。
在一个实施例中,所述第二电流路径的所述电阻器包括:耦接到所述第二双极晶体管的所述发射极的第一端子;以及耦接到所述放大电路的第二端子。
在一个实施例中,所述第一双极晶体管和所述第二双极晶体管是NPN双极晶体管,所述NPN双极晶体管各自包括集电极,并且其中所述第一基 极电阻器和所述第二基极电阻器中的每一者耦接在所述第一双极晶体管和所述第二双极晶体管的相应基极与所述第一双极晶体管和所述第二双极晶体管的相应集电极之间。
在一个实施例中,所述放大电路部分包括运算跨导放大器。
在一个实施例中,所述带隙基准电路还包括:具有第一端子和第二端子的第一电阻器;以及具有第一端子和第二端子的第二电阻器;其中所述第一电阻器的所述第一端子耦接到所述ΔVbe/R电路部分的所述第一端子,并且所述放大电路部分的第一输入端和所述第一电阻器的所述第二端子耦接到所述放大电路部分的输出端;并且其中所述第二电阻器的所述第一端子耦接到所述ΔVbe/R电路部分的所述第二端子,并且所述放大电路部分的输入端和所述第二电阻器的所述第二端子耦接到所述放大电路部分的所述输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于半导体元件工业有限责任公司,未经半导体元件工业有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720643657.9/2.html,转载请声明来源钻瓜专利网。





