[实用新型]短波信号中频采集处理回收卡有效
| 申请号: | 201720560298.0 | 申请日: | 2017-05-18 |
| 公开(公告)号: | CN206835066U | 公开(公告)日: | 2018-01-02 |
| 发明(设计)人: | 李国彬;郭一鸣 | 申请(专利权)人: | 成都博宇利华科技有限公司 |
| 主分类号: | H04B1/00 | 分类号: | H04B1/00;G10L19/16;G08C13/00;G06F13/38 |
| 代理公司: | 成都顶峰专利事务所(普通合伙)51224 | 代理人: | 赵正寅 |
| 地址: | 610000 四川省成都市高新区*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 短波 信号 中频 采集 处理 回收 | ||
1.短波信号中频采集处理回收卡,其特征在于,包括音频输入接口电路、音频输出接口电路、时钟电路、编解码器、FPGA芯片、JTAG配置电路、PCI-e接口电路、电源电路;
音频输入接口电路和音频输出接口电路分别通信连接编解码器;
所述时钟电路、编解码器、JTAG配置电路和PCI-e接口电路分别通信连接FPGA芯片;
所述编解码器包括模数转换器、DSP处理器和数模转换器;所述模数转换器的输入端连接音频输入接口电路的输出端,模数转换器的输出端连接DSP处理器的输入端;DSP处理器的输出端连接数模转换器的输入端,数模转换器的输出端连接音频输出接口电路的输入端;DSP处理器通信连接FPGA芯片。
2.根据权利要求1所述的短波信号中频采集处理回收卡,其特征在于,所述音频输入接口电路包括两个音频输入接口和相应的接口电路,以及辅助信号接口电路;音频输出接口电路包括两个音频输出接口和相应的接口电路,以及无容耳机信号接口电路,编解码器为两个,一个编解码器连接一组音频输入接口和音频输出接口;
所述输入的音频信号为2路差分信号、1路辅助信号;输出的音频信号为2路差分信号、1路无容耳机信号。
3.根据权利要求1所述的短波信号中频采集处理回收卡,其特征在于,所述编解码器的型号为ADAU1761。
4.根据权利要求3所述的短波信号中频采集处理回收卡,其特征在于,所述编解码器通过I2C或/和SPI控制线与FPGA芯片通信连接;
当采用I2C模式时,编解码器的地址选择位ADDR1和ADDR2与FPGA芯片连接;
当采用SPI模式时,编解码器的引脚、CCLK引脚、CDATA引脚、COUT引脚与FPGA芯片的I/O引脚连接。
5.根据权利要求1所述的短波信号中频采集处理回收卡,其特征在于,所述FPGA芯片的型号为XC5VLX110T。
6.根据权利要求1所述的短波信号中频采集处理回收卡,其特征在于,所述时钟电路包括内部时钟发生器和外部时钟发生器,以及由FPGA芯片控制来选择内部时钟或外部时钟的时钟芯片。
7.根据权利要求6所述的短波信号中频采集处理回收卡,其特征在于,所述时钟芯片采用IDT5V9885T,所述FPGA芯片的I/O引脚连接时钟芯片的CLK_SEL引脚,或通过I2C控制线连接时钟芯片的SDAT引脚和SCLK引脚;
FPGA芯片通过控制CLK_SEL引脚的高低电平选择内部时钟或外部时钟,或者FPGA芯片通过控制SDAT引脚和SCLK引脚选择内部时钟或外部时钟。
8.根据权利要求1所述的短波信号中频采集处理回收卡,其特征在于,所述PCI-e接口电路采用PCI-e_x1接口,该接口与FPGA芯片的高速接口连接。
9.根据权利要求1-8任一所述的短波信号中频采集处理回收卡,其特征在于,所述FPGA芯片还连接有复位键、LED灯、扩展接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都博宇利华科技有限公司,未经成都博宇利华科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720560298.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种清洁牙齿的装置
- 下一篇:一种具有骨屑收集功能的负压吸引器附件





