[实用新型]高速串行接口的高速数据采集系统有效

专利信息
申请号: 201720421843.8 申请日: 2017-04-21
公开(公告)号: CN206849009U 公开(公告)日: 2018-01-05
发明(设计)人: 邱春玲;杨佳祥;韩醒之;李腾飞 申请(专利权)人: 吉林大学
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 长春吉大专利代理有限责任公司22201 代理人: 王立文
地址: 130012 吉*** 国省代码: 吉林;22
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 高速 串行 接口 数据 采集 系统
【说明书】:

技术领域

本实用新型涉及一种离子质谱仪高速数据采集系统,尤其是适用于飞行时间二次离子质谱仪的高速串行接口的高速数据采集系统

背景技术

飞行时间二次离子质谱仪TOF-SIMS(Time of fly-secondary ion mass spectrometry)。飞行时间二次离子质谱仪通常由进样系统、离子源、一次离子光学系统、二次离子传输系统、飞行时间质量分析器、离子检测器以及数据采集系统组成。

因为飞行时间离子质谱仪要实现较大的测量动态范围和较强的分辨能力,而这些性能指标都要依靠数据采集系统来体现,所以数据采集装置对于整个仪器来说至关重要。

现有的离子质谱仪数据采集系统,在数据传输方面一般应用的是LVDS(低电压差分信号)接口,但是使用LVDS接口会有一定的缺点,首先,如果ADC的通道数很多,ADC与FPGA之间的布线将会非常密集,且需要各通道的布线长度相同,如果布线长度不同,会使数据质量变差,其次,LVDS需要大量的管脚数目,会增加布板的成本,而LVDS最大的缺点就是数据传输速率较慢,目前市场上提供的最大LVDS数据速率为0.8至1Gbps,很难满足转换器的带宽要求。

CN204886928U公开了“基于PCIE总线的微小时间间隔数据采集系统”,该实用新型提供了一种基于PCIE总线的微小时间间隔数据采集系统,该装置的转换器应用的是专用TDC-GPX时间间隔测量芯片,此芯片相对于专用高速ADC芯片来讲采样率低而且与高ADC相比片,TDC系统动态范围窄,测量大的离子电流发生偏移及叠加次数多,且TDC能记录离子到达时间,但不能记录到达离子的数目,这在离子种类不多时还可以接受,但当每次瞬态产生多种质量的离子时,系统的动态范围受到严重制约。

CN101887635A公开了“深水浅层高分辨率多道地震勘探数据传输系统”,解决了多道数、距离不等的数据采集、传输、预处理时,传输系统不稳定、不可靠、不能长时间工作的问题。但是对于数据的传输速度而言,却不能适用于飞行时间二次离子质谱仪,该采集模块在处理器内部大多数应用的是并行传输方式,采样传统的LVDS数据传输方式,使传输速度很难达到Gsps级别,因为飞行时间二次离子质谱仪离子检测器输出的信号速度极快,一般输出时间为ns级别,所以对数据采集系统的采样速率以及传输速率有着极高的要求。

现有的高速数据采集系统大多数采用传统的并行传输方式,这会使数据的传输速率低且并行传输方式开发周期长,难以维护,或者使用TDC时间间隔测量芯片作为转换器使采样率下降,测量特别庞大的数据量时TDC时间间隔测量芯片易发生偏移稳定度不高,使系统的动态范围受到严重制约。

发明内容

本实用新型的目的是针对上述现有技术的不足,提供一种适用于飞行时间二次离子质谱仪的高速串行接口的高速数据采集系统。

本实用新型的目的是通过以下技术方案实现的:

高速串行接口的高速数据采集系统,是由数据采集转换单元经FPGA控制单元和PCIE总线通信单元与上位机连接,FPGA控制单元与数据存储单元连接构成。

数据采集转换单元是由高速ADC芯片分别与信号调理电路、脉冲发生器和高速串行接口连接构成。

FPGA控制单元是由高速串行收发器模块Ⅰ经数据缓存模块与高速串行收发器模块Ⅱ连接,ADC控制模块经数据缓存控制模块与数据缓存模块连接,DDR3SODIM控制模块分别与数据缓存控制模块和总线控制模块连接构成。

有益效果:高速串行接口的高速数据采集系统,以高速ADC芯片作为转换器解决了解决TDC动态范围窄,测量大的离子电流发生偏移及叠加次数多且当每次瞬态产生多种质量的离子时,系统的动态范围受到严重制约等问题,以及解决了传统ADC采样LVDS接口进行数据传输时,速率低且系统存储能力差等问题。该系统基于高速串行接口的高速数据采集系统,所涉及到的数据传输接口,几乎全部都应用的是高速串行接口,高速ADC转换芯片的数据输出接口为专用高速串行接口JESD204B,FPGA内部嵌入GTX高速串行收发器模块,采用PCIE×8总线通信方式与上位机进行高速传输。整体设计效果开发时间短,采样率高,数据传输率高,数据存储能力强。适合用于飞行时间二次离子质谱仪。

附图说明

图1为高速串行接口的高速数据采集系统结构框图。

图2为高速串行接口的高速数据采集系统数据传输图。

图3为附图1中FPGA控制单元内部各控制模块工作框图。

图4为高速串行接口的高速数据采集系统流程图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于吉林大学,未经吉林大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201720421843.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top