[实用新型]一种RS232接口电磁兼容设计电路有效
申请号: | 201720348384.5 | 申请日: | 2017-04-05 |
公开(公告)号: | CN206639216U | 公开(公告)日: | 2017-11-14 |
发明(设计)人: | 林炽贺;黄溪;石光其 | 申请(专利权)人: | 深圳市赛盛技术股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H02H9/04;H03H7/01 |
代理公司: | 广东广和律师事务所44298 | 代理人: | 王少强 |
地址: | 518000 广东省深圳市南山区粤*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 rs232 接口 电磁 兼容 设计 电路 | ||
1.一种RS232接口电磁兼容设计电路,其特征在于:包括插接口以及与插接口电性连接的驱动芯片;所述插接口与驱动芯片之间并联连接有若干条瞬态抑制二极管电路和若干条滤波电容电路,以及串联于插接口与驱动芯片之间的滤波磁珠;所述驱动芯片的DCD输出端与插接口的一号接点相连;驱动芯片的DSR输出端与插接口的六号接点相连;驱动芯片的RXD输出端与插接口的二号接点相连;驱动芯片的RTS输出端与插接口的七号接点相连;驱动芯片的TXD输出端与插接口的三号接点相连;驱动芯片的CTS输出端与插接口的八号接点相连;驱动芯片的DTR输出端与插接口的四号接点相连;驱动芯片的RI输出端与插接口的九号接点相连;所述插接口的五号接点接公共地;所述插接口的外壳接数字地;
所述驱动芯片的DCD输出端与插接口的一号接点之间、驱动芯片的DSR输出端与插接口的六号接点之间、驱动芯片的RXD输出端与插接口的二号接点之间、驱动芯片的RTS输出端与插接口的七号接点之间、驱动芯片的TXD输出端与插接口的三号接点之间、驱动芯片的CTS输出端与插接口的八号接点之间、驱动芯片的DTR输出端与插接口的四号接点之间以及驱动芯片的RI输出端与插接口的九号接点之间都分别连接一瞬态抑制二极管电路的输入端以及一滤波电容电路的输入端,且串联一滤波磁珠;所述各瞬态抑制二极管电路的输出端及各滤波电容电路的输出端接公共地;
所述驱动芯片的RXD输出端与串联的滤波磁珠之间连接限流电阻;
所述驱动芯片的TXD输出端与串联的滤波磁珠之间连接限流电阻。
2.如权利要求1所述的一种RS232接口电磁兼容设计电路,其特征在于:所述各瞬态抑制二极管电路都串联一瞬态抑制二极管。
3.如权利要求2所述的一种RS232接口电磁兼容设计电路,其特征在于:所述瞬态抑制二极管为启动电压大于18V的瞬态抑制二极管。
4.如权利要求1所述的一种RS232接口电磁兼容设计电路,其特征在于:所述插接口的公共地和数字地之间串联连接有跨接电容,且该跨接电容的容值为1000pF。
5.如权利要求1所述的一种RS232接口电磁兼容设计电路,其特征在于:所述限流电阻为阻值大小为100Ω的限流电阻。
6.如权利要求1所述的一种RS232接口电磁兼容设计电路,其特征在于:所述滤波磁珠为阻尼系数为600Ω/100Hz的滤波磁珠。
7.如权利要求1所述的一种RS232接口电磁兼容设计电路,其特征在于:所述滤波电容为容值为330pF的滤波电容。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市赛盛技术股份有限公司,未经深圳市赛盛技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720348384.5/1.html,转载请声明来源钻瓜专利网。