[实用新型]传送单元有效
申请号: | 201720200062.6 | 申请日: | 2017-03-02 |
公开(公告)号: | CN206686160U | 公开(公告)日: | 2017-11-28 |
发明(设计)人: | 郭建良 | 申请(专利权)人: | 北京集创北方科技股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100076 北京市大兴*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 传送 单元 | ||
技术领域
本公开是有关于一种传送单元,特别是指一种移动产业处理器界面(Mobile Industry Processor Interface;MIPI)的低功耗传送单元。
现有技术
参阅图1,现有技术的一种传送单元91,适用于一接收单元92、一数字电路94、及一接点93,并包含一第一缓冲器(Buffer)911及一第二缓冲器912。该传送单元91及该接收单元92电连接该数字电路94及该接点93,且符合一种移动产业处理器界面(MIPI)。因此,该传送单元91必须兼顾低功耗及高输出阻抗,在此前提下,该传送单元91要能够提供足够快速的回转率(Slew Rate)及上升下降时间(Rising/Falling Time)。
该传送单元91的该第二缓冲器912电连接该数字电路94,以接收一数字输出信号DATA_TX,并还电连接该接点93,以将该数字传出信号缓冲放大而输出至该接点93。该传送单元91的该第一缓冲器911与该第二缓冲器912并联,并还接收一来自该数字电路94的使能信号BW_EN,以决定是否将该数字输出信号DATA_TX缓冲放大而输出至该接点93。例如该使能信号BW_EN的逻辑值等于逻辑1时,该第一缓冲器911将该数字输出信号DATA_TX输出至该接点93。此外,该第一缓冲器911及该第二缓冲器912相比,该第一缓冲器911的驱动力较强但输出阻抗较低(Strong Buffer),该第二缓冲器912的驱动力较弱但输出阻抗较高(Weak Buffer)。
该接收单元92接收该接点93上的电位的变化,并将一数字输入信号DATA_RX输出至该数字电路94,该接受单元例如是一个缓冲器,以将该接点93上的电位的变化缓冲放大而成为该数字输入信号DATA_RX。
该数字电路94藉由该传送单元91将该数字输出信号DATA_TX输出至该接点93,以传送至另一电路。当该数字电路94要接收该数字输入数据时,该数字电路94不输出该数字输出信号DATA_TX,以避免影响该接点93上的电位的变化,此时,该接点93上的电位的变化是藉由另一电路输出至该接点93,再藉由该接收单元92输出为该数字输入信号DATA_RX。
再参阅图2,图2是一时序图,辅助图1说明该传送单元91将该数字输出信号DATA_TX输出至该接点93时,多个信号之间的关系,其中,横轴表示时间,纵轴表示电位的变化,如逻辑1及逻辑0,接点信号PAD表示该接点93上的电位变化。当该数字电路94要输出数据时,产生该数字输出信号DATA_TX,且当前后二笔的数据不同时,即一者是逻辑0,另一者是逻辑1时,该数字电路94将该使能信号BW_EN的逻辑值改变为1,以控制该第一缓冲器911输出该数字输出信号DATA_TX,而帮助该接点93上的电位转态,如由逻辑0变为逻辑1或由逻辑1变为逻辑0。反之,当前后二笔的数据相同时,即二者都是逻辑0或逻辑1时,该数字电路94将该使能信号BW_EN的逻辑值改变为0,以控制该第一缓冲器911不输出该数字输出信号DATA_TX,以提高该传送单元91的输出阻抗。
现有技术的传送单元91虽然可以兼顾阻抗及驱动力二者之间的考虑,但是必须依靠该数字电路94产生该使能信号BW_EN,使得该数字电路94在实作上的复杂度较高,且该数字电路94对外部的输出入的该接点93的数量往往有好几组,也会造成线路的布局及整合上的难度增加。因此,提供一种更为简单的传送单元便成为一个重要的问题。
实用新型内容
因此,本公开的目的,即在提供一种设计更简单的传送单元。
于是,本公开传送单元,适用于一数字电路、一接收单元、及一接点。该接收单元电连接该接点及该数字电路,以将该接点的电位变化缓冲放大而输出为一数字输入信号至该数字电路。该传送单元包含一第一缓冲器、一第二缓冲器、及一逻辑电路。
该第一缓冲器包括一电连接该数字电路以接收一数字输出信号的输入端、一电连接该接点的输出端、及一接收一门电路输出信号的使能端。当该门电路输出信号的逻辑值等于一第一逻辑值时,该第一缓冲器将该输入端的该数字输出信号缓冲放大至该输出端。当该门电路输出信号的逻辑值等于一第二逻辑值时,该第一缓冲器不将该输入端的该数字输出信号缓冲放大至该输出端。
该第二缓冲器包括一电连接该数字电路以接收该数字输出信号的输入端,及一电连接该接点的输出端,并将该输入端的该数字输出信号缓冲放大至该输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京集创北方科技股份有限公司,未经北京集创北方科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720200062.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种单电源驱动电路
- 下一篇:信号采集电路和信号处理系统