[实用新型]一种DRAM锤压侦测电路有效
| 申请号: | 201720018353.3 | 申请日: | 2017-01-06 |
| 公开(公告)号: | CN206432038U | 公开(公告)日: | 2017-08-22 |
| 发明(设计)人: | 王正文;徐思龙 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
| 主分类号: | G11C11/4078 | 分类号: | G11C11/4078 |
| 代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 李宏德 |
| 地址: | 710075 陕西省西安*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 dram 侦测 电路 | ||
1.一种DRAM锤压侦测电路,其特征在于,包括,
串联移位寄存器链,用来移位锁存DRAM芯片内部激活指令的行地址A_i;
输出地址锁存器,连接在串联移位寄存器链末端,用来锁存输出被锤压到的行地址A_o;
匹配逻辑电路,输入端分别与输出地址锁存器和每一级移位寄存器输出连接,用于串联移位寄存器链的输出行地址与输出地址锁存器的行地址进行匹配比较;
侦测逻辑电路,输入端与匹配逻辑电路的输出连接;侦测逻辑电路输出侦测信号,同时输出反馈信号控制移位寄存器和输出地址锁存器。
2.根据权利要求1所述的一种DRAM锤压侦测电路,其特征在于,所述的侦测逻辑电路包括,
侦测逻辑电路输入端以及时钟信号与第一D触发器时钟输入相连;第一D触发器的输出端与第一反相器相连作为第一D触发器的输入,第一D触发器的输出端同时与多输入或非门的输入端相连;
多输入或非门的输出端作为二输入与门的一个输入端,二输入与门的输出端与第二D触发器的时钟输入相连,第二D触发器的输出作为侦测逻辑电路的输出端,经过第二反相器的输出freeze与串联移位寄存器链的复位端相连;侦测逻辑电路的复位信号Reset_i与第二D触发器的复位端相连;
二输入与门的另一个输入端与第三D触发器的输出相连,第三D触发器的输入时钟与侦测逻辑电路的输出端相连;第三D触发器的输出与第一D触发器的置位端相连,同时也作为侦测逻辑电路输出的反馈信号端。
3.根据权利要求2所述的一种DRAM锤压侦测电路,其特征在于,侦测逻辑电路输出的反馈信号端连接到一个多路选择器的控制端,作为控制移位寄存器和输出地址锁存器的反馈信号。
4.根据权利要求1所述的一种DRAM锤压侦测电路,其特征在于,所述的匹配逻辑电路包括多个异或门,异或门的输出端连接多输入同或门,多输入同或门的输出端输出比较结果;
异或门的输出分别连接串联移位寄存器链的输出行地址和输出地址锁存器的行地址上对应的地址信号。
5.根据权利要求1所述的一种DRAM锤压侦测电路,其特征在于,串联移位寄存器链、输出地址锁存器和侦测逻辑电路共用DRAM内部时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201720018353.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种防尘磁盘盒
- 下一篇:使用会员系统进行电单车自助充电的智能充电方法





