[发明专利]一种低压槽栅超结MOS器件在审
申请号: | 201711490285.1 | 申请日: | 2017-12-30 |
公开(公告)号: | CN109994550A | 公开(公告)日: | 2019-07-09 |
发明(设计)人: | 李泽宏;王为;谢驰 | 申请(专利权)人: | 贵州恒芯微电子科技有限公司 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L29/40;H01L29/06;H01L21/336 |
代理公司: | 贵阳中新专利商标事务所 52100 | 代理人: | 刘楠 |
地址: | 550000 贵州省贵阳市国家高新技术产*** | 国省代码: | 贵州;52 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 离子 超结 掺杂层 低压槽 刻蚀 比导通电阻 超结结构 超结器件 电场作用 工艺兼容 击穿电压 器件结构 栅氧化层 制造工艺 沟槽栅 交替的 外延层 氧化层 槽栅 埋层 深槽 缓解 制造 | ||
本发明提出的一种低压槽栅超结MOS器件,通过第一次外延后的离子注入和第二次外延后离子反扩形成埋层,并与槽栅刻蚀后的离子注入掺杂层相连形成P柱,从而与外延层形成P/N柱交替的超结结构。本发明提出的器件结构相较传统Trench MOS器件具有更高的击穿电压、更低的比导通电阻,且深槽刻蚀后的离子注入掺杂层对沟槽栅氧化层具有缓解电场作用,提高栅氧化层可靠性。本发明超结MOS结构制造工艺简便,与传统Trench MOS器件工艺兼容,只增加两次离子注入,克服了当前超结器件制造流程繁琐,成本高昂的缺点。
技术领域
本发明属于功率半导体器件技术领域,具体涉及一种低压槽栅超结MOS 器件。
背景技术
超结MOS器件通过在其漂移区中引入P型和N型交替排列的结型耐压层提供横向电场,获得了击穿电压与导通电阻Ron∝BV1.33的新关系,打破了硅基MOS器件极限,大大提高了MOS器件的击穿电压,降低了正向导通损耗。
当前超结MOS器件主要有两种制造方法:一是通过多次外延注入形成超结结构,该方法工艺简单,但流程较繁琐,时间成本较高;二是通过深槽刻蚀和填充完成,该方法较简便,但是需要引入高深宽比刻蚀设备,成本较高。
本发明提出一种低压槽栅超结MOS器件,其可在当前传统Trench MOS工艺设备的基础上完成超结的制造,在保证器件高击穿电压、低导通电阻参数的条件下,显著简化工艺流程、节省生产成本。
发明内容
本发明所要解决的技术问题为提出一种低压槽栅超结MOS器件,以克服当前主流超结制造方法工艺复杂、成本较高等缺点。
为解决当前制造超结MOS器件的两种方法:多次外延注入和深沟槽刻蚀填充技术工艺复杂、成本较高的缺点,本发明提出一种新型低压槽栅超结MOS 器件的制造方法。在生产功率MOS外延片时做一次与外延材料掺杂类型相反的杂质离子注入,之后继续外延至所需的外延层厚度。在挖完深槽后再做一次离子注入,掺杂与外延时注入的离子相同类型的杂质,使得两次注入的掺杂离子相连形成交替排列的P/N柱,之后生长栅氧化层,按传统Trench MOS 的工艺流程制造完毕,即完成超结MOS器件制造。该结构可显著提高器件的击穿电压,降低了器件的比导通电阻,且对于N沟道超结MOS器件,Trench 下的P柱有利于缓解槽栅拐角处的电场,提高栅氧化层可靠性。
本发明的技术方案是,一种低压槽栅超结MOS器件,包括金属化漏端电极1、N+衬底2、位于N+衬底2上方的N-外延层5,外延时通过一次离子注入并反扩形成埋层3,刻蚀完深槽后离子注入形成的掺杂层4,热生长的栅氧化层6,淀积的重掺杂多晶硅7,所述N-外延层上部两侧为P型体区8,所述P 型体区8中设置有相互独立的N+源区9,淀积的硼磷硅玻璃10,上表面金属化源极11。
离子注入外延反扩形成的埋层3和离子注入形成的掺杂层4相连并与外延层5组成P/N柱交替的超结结构。
本发明的有益效果为,一种低压槽栅超结MOS器件,P/N柱交替排列的结型耐压层与深沟槽形成的纵向场板给器件漂移区提供了一个横向电场,显著提高了器件的击穿电压,并减小器件的导通电阻,降低了器件正向导通时的功耗。本发明通过利用外延时离子注入反扩与沟槽刻蚀完后做的离子注入形成超结结构中的P柱,大大简化了超结MOS器件的制造流程、工艺复杂程度并降低了成本。同时深槽刻蚀后离子注入形成的掺杂层能对栅氧化层起到保护作用,提高器件栅氧化层的可靠性。
附图说明
图1是实施例1的结构示意图;
图2-1是本实施例的关键步骤制造流程中在N+衬底上第一次外延N-层的成型图;
图2-2是本实施例的关键步骤制造流程中掩膜版做一次P型离子注入成型图;
图2-3是本实施例的关键步骤制造流程中成埋层成型图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于贵州恒芯微电子科技有限公司,未经贵州恒芯微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711490285.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体结构及其形成方法
- 下一篇:高压MOS器件
- 同类专利
- 专利分类